# CALCUL PARALLELE. TECHNIQUES DE BASE

Transparents du cours

**Tome 1 – Notions fondamentales** 

Rémi COUDARCHER



Ecole Nationale de l'Aviation Civile 7, avenue Edouard-Belin C.S. 54005 31055 TOULOUSE cedex 4 FRANCE www.enac.fr

# Calcul parallèle. Techniques de base

Transparents du cours

**Tome 1 – Notions fondamentales** 

R. Coudarcher

2<sup>ème</sup> édition, refondue

**ENAC Toulouse** 

2017

#### Pour contacter l'auteur

Rémi COUDARCHER Tél.: 05.62.17.41.54

Email: Remi.Coudarcher@enac.fr

Bureau: C123

Département : SINA/INF/SAR

**Tirage:** octobre 2017

**Révision**: CPARBA-CTR-200-150211-171010-01

# CALCUL PARALLELE. TECHNIQUES DE BASE

**Tome 1 - Notions fondamentales** 

2<sup>ème</sup> édition, refondue octobre 17

#### Rémi COUDARCHER

ENAC



| PLAN                                                                                    |            |
|-----------------------------------------------------------------------------------------|------------|
| Durée du cours : 10 H (tome 1 : 6 H, tome 2 : 4 H, 2 H de travail personnel individuel) |            |
| Organisation de l'enseignement                                                          | <u>4</u>   |
| Introduction aux architectures et applications parallèles                               | <u>7</u>   |
| Architectures des machines parallèles                                                   | <u>36</u>  |
| Réseaux d'interconnexion                                                                | <u>85</u>  |
| Programmation d'un cluster sous MPI                                                     | <u>97</u>  |
| • Conclusion                                                                            | <u>170</u> |
| CPARBACTR 2001 SQT1-171010-01                                                           |            |
| Rémi Coudarcher   Calcul parallèle. Techniques de base   octobre 17                     | 3          |

# ORGANISATION DE L'ENSEIGNEMENT

RBA-CTR-200-150211-17101

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

| Répartition                                                                                                                                                                                          |                |     |  |  |  |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|-----|--|--|--|
| Organisation de l'enseignement                                                                                                                                                                       |                |     |  |  |  |
| Cours magistral                                                                                                                                                                                      | 5 x 2          | Н   |  |  |  |
| <ul> <li>Travail personnel</li> <li>Acquisition de connaissances en autonomie à parti<br/>supports de cours et de travaux pratiques</li> <li>Préparation des séances de travaux pratiques</li> </ul> | 1 x 2<br>r des | Н   |  |  |  |
| Travaux pratiques encadrés                                                                                                                                                                           | 5 x 2          | Н   |  |  |  |
| Examen  - Travaux pratiques notés                                                                                                                                                                    | C              | ) Н |  |  |  |
| Rémi Coudarcher   Calcul parallèle. Techniques de base   octobre 17                                                                                                                                  |                | 5   |  |  |  |

# Pré-requis

- Connaissances nécessaires
  - Architectures des calculateurs
  - Chaîne de construction d'un programme
    - Compilation, édition des liens, chargement en mémoire
  - Algorithmique séquentielle
    - Structures de données et structures de contrôle
  - Architectures et protocoles des réseaux informatiques
  - Programmation concurrente et notion de synchronisation
    - Multi-processus (éventuellement multi-threadée)
  - Langage C/C++
    - Pour les travaux pratiques
- Connaissances souhaitables
  - Systèmes d'exploitation multi-tâches
  - Bibliothèque PThreads
  - Rudiments de programmation sous Microsoft Windows et UNIX (ou Linux)
    - Pour les travaux pratiques
  - Analyse numérique
    - · Pour les travaux pratiques

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

6



| INTRODUCTION                                                        |           |  |  |  |
|---------------------------------------------------------------------|-----------|--|--|--|
| Durée du cours : 1 H 30                                             |           |  |  |  |
| Le parallélisme                                                     | <u>9</u>  |  |  |  |
| Typologie parallèle                                                 | <u>20</u> |  |  |  |
| Intérêts et usages                                                  | <u>26</u> |  |  |  |
| • Exemples                                                          | <u>33</u> |  |  |  |
|                                                                     |           |  |  |  |
| CANRAA-CTR-2006 1920 11-171 100 4-01                                |           |  |  |  |
| Rémi Coudarcher   Calcul parallèle. Techniques de base   octobre 17 | 8         |  |  |  |

# Le parallélisme (1/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Les programmes informatiques traditionnels sont écrits
  - Pour fonctionner sur une seule machine
  - Ayant une seule unité de calcul
    - Un seul processeur (CPU Central Processing Unit)
  - En découpant un problème en une série finie d'instructions
    - · Algorithme
  - Les instructions étant exécutées les unes après les autres
    - Séquentiellement
  - → Une seule instruction est exécutée à un instant donné, c'est un programme séquentiel

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

ç

# Le parallélisme (2/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

# · Le calcul parallèle est

- l'exploitation simultanée de multiples ressources de calcul
  - · Une seule machine mono-processeur multi-cœurs
  - Une seule machine multi-processeurs (multi-cœurs ou non)
  - De multiples machines mono-processeur (ou multi-processeurs) reliées par un réseau de communication
  - Une (ou plusieurs machines reliées par un réseau) présentant de multiples unités de traitement spécialisées (processeurs graphiques, co-processeurs mathématiques, coprocesseurs de traitement du son, processeurs de traitement du signal (DSP – Digital Signal Processor), ASIC (Application-Specific Integrated Circuit),...)
- ... pour résoudre un problème plus efficacement

CPARBA-CTR-200-15021

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

10

# Le parallélisme (3/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

# Pour exploiter plusieurs CPU

- Le problème à résoudre est décomposé en plusieurs parties
  - Chaque partie représentant un sous-ensemble du problème
  - Chaque partie est elle-même décomposée en une série d'instructions (algorithme séquentiel)
- Ces sous-problèmes seront traités simultanément par des CPU différents
  - · Ils doivent donc pouvoir être résolus concurremment
  - · Ils doivent présenter un haut degré d'indépendance les uns par rapport aux autres

ARBA-CTR-200-150211-171010-01

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

11

# Le parallélisme (4/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Exemple en traitement d'images (1/3)
  - Fonction de seuillage
    - · Image en niveaux de gris
    - Parcours exhaustif des pixels de l'image
    - Transformation en une image binaire de même dimension
    - Un pixel de l'image résultante
      - = 1 si le niveau de gris du pixel de l'image initial > au seuil préalablement fixé
      - = 0 sinon

(filtre « passe-haut »)

CPARBA-CTR-200-15021

AC Ré

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

12



# Le parallélisme (6/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Exemple en traitement d'images (3/3)
  - Temps de traitement parallèle :  $T_P = T_S / N$ 
    - N = nombre de CPU mis en œuvre
    - ⇒ Chaque traitement étant indépendant, régulier et systématique, T<sub>s</sub> est réduit d'un facteur N, chaque CPU pouvant faire ses traitements en parallèle avec les autres de manière totalement autonome et indépendante



Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

14

# Le parallélisme (7/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Ajouter plus de processeurs/nœuds signifie-t-il toujours plus de puissance?
  - C'est rarement le cas
    - L'évolutivité d'un système parallèle est la somme de plusieurs facteurs interdépendants
  - Le parallélisme ajoute un problème de coordination des multiples flots d'instructions exécutés simultanément
    - Alors que la séquence imposée des instructions dans chaque flot spécifie déjà
      - Les opérations arithmétiques
      - Les accès mémoire en lecture et en écriture
      - L'adresse de la prochaine instruction à exécuter

CPARBA-CTR-200-150211-1710

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

15

# Le parallélisme (8/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Le but recherché par une parallélisation dépend de l'application
  - Les systèmes transactionnels recherchent généralement à augmenter leur bande passante (mise en avant de l'évolutivité potentielle)
  - Les systèmes d'aide à la décision s'intéressent davantage aux temps de réponse (mise en avant de la vitesse des traitements)
- Le système parallèle idéal
  - Accélération linéaire (linear speedup)
    - N fois plus de ressources signifie N fois moins de temps mis pour résoudre un même problème
  - Mise à l'échelle linéaire (linear scaleup)
    - N fois plus de ressources permet de résoudre des problèmes N fois plus larges dans le même temps

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

16

# Le parallélisme (9/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Limitation de l'accélération
  - · Pour une parallélisation
  - Démarrage/arrêt : initialisation des activités parallèles, synchronisation des résultats
  - Interférences : conflits lors de l'accès à des données partagées
  - Dispersion : le temps d'exécution global est celui de la tâche la plus lente
  - → Tous ces problèmes augmentent avec l'augmentation du nombre de processeurs/nœuds
- Accélération maximale théorique : N (linear speedup)



Rémi Coudarcher  $\,|\,$  Calcul parallèle. Techniques de base  $\,|\,$  octobre 17

17

# Le parallélisme (10/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Lors de la conception d'algorithmes parallèles
  - Il est nécessaire de repenser la manière d'appréhender le flot d'instructions d'un algorithme lors du passage de la version séquentielle à la version parallèle
    - Identifier les activités qui peuvent être exécutées en parallèle et celles qui ne le peuvent pas
    - Voir les programmes comme des ensembles de tâches interdépendantes
  - → La meilleure solution parallèle diffère généralement de manière très importante de la version séquentielle
    - Et des approches différentes dans la façon de concevoir un algorithme parallèle peut conduire à des solutions aussi très différentes

PARBA-CTR-200-150211-1710

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

18

# Le parallélisme (11/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Les systèmes parallèles ne sont pas des architectures récentes
  - Elles existent depuis les tous débuts de l'informatique
    - ENIAC (Electronic Numerical Integrator and Computer, Penn's Moore School of Electrical Engineering, 1943)
    - 704 (IBM, 1955)
    - Atlas Computer (première utilisation des mécanismes d'interruptions pour simuler l'exécution concurrente de plusieurs programmes, Kilburn & Howarth, 1961)
    - ILLIAC IV (machine vectorielle, université de l'Illinois, 1965)
    - Le calcul parallèle est passé des architectures à mémoire partagée aux architectures réparties dès la fin des années 1970
  - Aujourd'hui, ils se retrouvent partout
    - · Les systèmes temps réel embarqués sont des systèmes parallèles par nature
    - Chaque nouvel ordinateur personnel vendu à travers le monde est au moins un ordinateur à processeur double-cœur

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

19

# Typologie parallèle (1/6)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### Concurrence

- Deux actions, ou plus, sont en cours d'exécution au même moment sur un seul CPU (mono-threadé)
- Implique ordonnancement et synchronisation des actions
  - Une exécution concurrente est l'entrelacement d'instructions atomiques en provenance de plusieurs flots d'instructions séquentiels (processus) (un processus est l'exécution séquentielle d'instructions atomiques)
- → Responsabilité du système d'exploitation

(partage des ressources pour une meilleure utilisation du CPU, de la mémoire,...)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

20

# Typologie parallèle (2/6)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Parallélisme (1/2)
  - Deux actions, ou plus, s'exécutent simultanément sur des CPU différents
  - Demande
    - Une architecture matérielle intrinsèquement parallèle
      - Nécessite autant de CPU que d'actions en cours
      - Coprocesseurs spécialisés
      - Multiplication des ressources (périphériques,...)
    - · Des mécanismes de synchronisation entre tâches réparties,
    - Des moyens de communication entre CPU
  - → Le modèle de programmation est fonction de l'architecture matérielle choisie et des moyens de communication mis en œuvre

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

21

# Typologie parallèle (3/6)

 $\underline{Introduction} \mid Architectures \mid Interconnexion \mid Programmation \ MPI \mid Conclusion$ 

- Parallélisme (2/2)
  - "A parallel computer is a set of processors that are able to work cooperatively to solve a computational problem"

Foster I., Designing and Building Parallel Programs, Addison-Wesley Inc., 1995

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

22

# Typologie parallèle (4/6)

<u>Introduction</u> | Architectures | Interconnexion | Programmation MPI | Conclusion

- Répartition (1/2)
  - Implique un réseau d'interconnexion
    - Communication par passage de messages (ou par appels de procédures distantes encapsulés)
  - Nombreuses machines autonomes
    - Processeur(s) local(aux), mémoire locale,...
    - · Interaction entre elles afin d'atteindre un objectif commun
  - Pannes et dysfonctionnements doivent être pris en charge
    - Qu'ils concernent les machines ou le réseau d'interconnexion
  - → Défis
    - Hétérogénéité, interconnexion extérieure, sécurité, évolutivité, tolérance aux pannes, concurrence, transparence, absence d'horloge globale et commune,...

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

23

# Typologie parallèle (5/6)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

# Répartition (2/2)

- "A distributed system is a collection of independent computers that appear to the users of the system as a single computer"
   Tanenbaum A., Distributed Operating System, Prentice-Hall, 1994
- "A distributed system is one in which the failure of a computer you didn't even know existed can render your own computer unusable"

Lamport L., DEC Corp., mail interne du 28 mai 1987

RBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

24

# Typologie parallèle (6/6)

 $\underline{Introduction} \mid Architectures \mid Interconnexion \mid Programmation \ MPI \mid Conclusion$ 

- Concurrence, parallélisme et répartition
  - Deux threads démarrés par une application
    - Sont définis comme des activités concurrentes par le programme
    - Sont susceptibles d'être exécutés en parallèle
    - Peuvent être répartis sur des machines différentes

9ARBA:CTR-200-1502111-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

25

# Intérêts et usages (1/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

### • Distribuer les ressources de calcul

- Evolutivité scalability
   (augmenter les performances avec l'augmentation du nombre de ressources disponibles)
- Exploitation scavenging
   (s'adapter aux ressources disponibles en en tirant profit au mieux)

VRBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

26

# Intérêts et usages (2/7)

<u>Introduction</u> | Architectures | Interconnexion | Programmation MPI | Conclusion

## Gagner du temps

- Réduction des temps de traitement

(plus de ressources affectées à la même tâche)

- Temps réel pour les systèmes embarqués (ex. : pilotage, conduite et guidage automatiques, robotique)
- Requêtes dans des bases de données volumineuses (ex. : web, télécommunications)
- → Augmentation des performances

(faire, plus rapidement)

→ Augmentation du débit

(faire plus, dans le même temps)

PARBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

27

# Intérêts et usages (3/7)

<u>Introduction</u> | Architectures | Interconnexion | Programmation MPI | Conclusion

- Résoudre des problèmes plus complexes
  - Puissance de calcul
  - Capacité mémoire
    - Simulations (ex . : nucléaire, prédictions météo, calcul de structures)
  - Espace de stockage
    - Bases de données (ex. : domaine bio-médical (projet MediGrid))
    - Expérimentations avec de larges volumes de résultats (ex. : collisionneurs du CERN)

PARBA-CTR-200-150211-171010-01

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

28

# Intérêts et usages (4/7)

 $\underline{Introduction} \mid Architectures \mid Interconnexion \mid Programmation \ MPI \mid Conclusion$ 

# • Protéger les ressources

- Tolérance aux pannes
  - Haute disponibilité (High-availability)
  - Si un nœud du réseau de traitement tombe en panne, d'autres nœuds prennent le relai (qu'ils soient déjà actifs ou non)
- Redondance des traitements
  - Plusieurs nœuds de calcul peuvent être dédiés à la même tâche
  - Vérification des calculs pour des systèmes critiques

ARBA-CTR-200-150211-171010-01

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

29

# Intérêts et usages (5/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Améliorer les performances des processeurs
  - Les contraintes physiques se font de plus en plus sentir
    - Fréquences d'horloges
    - · Vitesse de propagation des signaux
    - Finesse de la gravure des circuits
    - · Températures de fonctionnement
    - Consommation électrique...
  - Parallélisme au cœur même des processeurs
    - · Architectures pipelines
    - Architectures superscalaires
    - Hyper-threading
    - VLIW
    - · Multi-cœurs

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

30

# Intérêts et usages (6/7)

<u>Introduction</u> | Architectures | Interconnexion | Programmation MPI | Conclusion

# • Economiser de l'argent (1/2)

- Même puissance de calcul avec un système moins coûteux
  - Cluster (grappe) : mise en œuvre de nombreuses machines peu coûteuses (PC, machines d'anciennes générations) pour atteindre les performances d'un gros système
  - Attention toutefois à la difficulté de mise en œuvre et à l'énergie nécessaire au fonctionnement de l'ensemble (électricité, refroidissement,...)
- Compromis prix/performance

(obtenir les meilleures performances pour un prix donné)

PARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

31

# Intérêts et usages (7/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Economiser de l'argent (2/2)
  - Contrairement à une idée communément admise, exploiter plusieurs machines en réseau (ou une seule machine multiprocesseurs) ne signifie pas forcément une consommation plus importante d'énergie électrique
    - La consommation électrique est plus importante (car plus de machines)
    - Mais pendant un temps plus court (calcul parallèle)
  - → Economie d'énergie
    - Exemple
      - > Extrait de Parallélisme avec la beta 1 de Visual Studio 2010 : mise à l'échelle d'une application C++, Boucard B., Microsoft France, MSDN, Août 2009.

Calcul séquentiel : 54 W pendant 35 s  $\rightarrow$  0.52 W/h

Calcul parallèle (processeur dual-core) : 75 W pendant 13 s  $\rightarrow$  0.27 W/h

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

32

# Exemples (1/3)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Le calcul parallèle/réparti est utilisé pour (1/2)
  - Modéliser de nombreux problèmes scientifiques et d'ingénierie
    - Simulations dans les domaines du nucléaire, de la physique des particules, de la matière condensée, des hautes pressions, des turbulences,...
    - Prédiction du temps et du climat, évolutions environnementales, sismologie...
    - · Génomique, biophysique, biotechnologies...
    - · Chimie moléculaire
    - · Aéronautique et aérospatiale
    - · Conception de circuits électronique à haute intégration, microélectronique
    - Mathématiques

PARBA-CTR-200-150211-171010-01

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

33

# Exemples (2/3)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Le calcul parallèle/réparti est utilisé pour (2/2)
  - Le développement de nombreuses applications commerciales
    - Stockage et recherche dans des bases de données volumineuses (opérateurs de télécommunications,...)
    - Exploitation pétrolière, pneumatiques,...
    - Imagerie médicale, développement de médicaments,...
    - Rendus graphiques, réalité virtuelle, jeux vidéos,...
    - Modélisations financière et économique
    - Environnements de travail collaboratifs, services web, applications réseau,...

CPARBA-CTR-200-150211-1710

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

34

# Exemples (3/3)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

> Extrait de Putting multicore processing in context: Part One, Brian T., EETimes, Janvier 2006.

- Pourquoi des processeurs multi-cœurs dans l'électronique grand public ?
  - Evolutivité
  - Division du travail
  - Spécialisation du travail
  - Répondre à la demande en termes d'augmentation des performances
  - Réduire la consommation électrique
    - Les processeurs présentent une consommation électrique plus importante avec l'augmentation de leur fréquence d'horloge
    - Les processeurs dissipent plus de chaleur avec l'augmentation de leur fréquence d'horloge

(ce qui nécessite une énergie plus importante pour les refroidir)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

35

# ARCHITECTURES DES MACHINES PARALLELES

RBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

36

| ARCHITECTURES                                                       |           |    |  |  |  |  |
|---------------------------------------------------------------------|-----------|----|--|--|--|--|
| Durée du cours : 1 H 30                                             |           |    |  |  |  |  |
| • Où les trouve-t-on ?                                              | <u>38</u> |    |  |  |  |  |
| Taxinomie et modèles                                                | <u>45</u> |    |  |  |  |  |
| Organisation de la mémoire                                          | <u>64</u> |    |  |  |  |  |
| Architectures standards                                             | <u>75</u> |    |  |  |  |  |
| • Portabilité                                                       | <u>83</u> |    |  |  |  |  |
| COMERA-CIR-2001-15/2011-17/10/0-01                                  |           |    |  |  |  |  |
| Rémi Coudarcher   Calcul parallèle. Techniques de base   octobre 17 |           | 37 |  |  |  |  |

# Où les trouve-t-on? (1/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Aujourd'hui encore, il est difficile de définir un modèle unique, unifié, de machine parallèle
  - Grande diversité des architectures matérielles parallèles
  - Grande diversité des modèles de programmation parallèle

BA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

38



# Où les trouve-t-on? (3/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Au cœur d'un processeur (1/5)
  - Instruction-level parallelism (ILP)
    - · Very Large Instruction Word (VLIW)
      - 1980 (Fisher et coll.)
      - Le compilateur est responsable de l'identification des instructions pouvant être exécutées en parallèle
      - La complexité de la tâche est transférée du matériel au logiciel
      - Les instructions sont codées sur 256 bits ou plus
      - Ex.: Explicitly Parallel Instruction Set Computing EPIC d'Intel pour l'architecture Itanium (IA-64)
  - Pipeline
    - Les sous-étapes de réalisation de plusieurs instructions traitées en séquentiel sont exécutées en parallèle
    - Problèmes
      - Interdépendances entre les données
      - Gestion des branchements

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

40

# Où les trouve-t-on? (4/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Au cœur d'un processeur (2/5)
  - Architecture superscalaire
    - Plusieurs pipelines travaillent en parallèle
    - Plusieurs instructions peuvent être exécutées en parallèle
      - Appartenant à un sous-ensemble réduit du jeu d'instructions du processeur
      - Seul un nombre très limité de ces instructions peut être exécuté en parallèle car dépendant du nombre de pipelines et d'ALU qui sont disponibles dans l'architecture
    - Chacun des pipelines est spécialisé dans l'exécution d'un sous-ensemble particulier du jeu d'instructions du processeur
      - Par conséquent, seules des instructions qui n'ont pas besoin d'utiliser le même pipeline peuvent être exécutées en parallèle
  - Exécution « out-of-order » et prédiction de branchement
    - Techniques pour améliorer l'utilisation des périphériques d'entrées/sorties, des pipelines et des architectures superscalaires

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

41

# Où les trouve-t-on? (5/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Au cœur d'un processeur (3/5)
  - Architectures multi-cœurs (1/3)
    - Chaque cœur est perçu comme un processeur à part entière par le logiciel



Processeur Intel Xeon 5600 Series

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

42

# Où les trouve-t-on? (6/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $\square \! \to$ 

- Au cœur d'un processeur (4/5)
  - Architectures multi-cœurs (2/3)



D'après Exploiting Coarse-Grained Task, Data, and Pipeline Parallelism in Stream Programs, C. V. Suresh Babu, Veltech, Multitech Engineering College, p. 2, 2 décembre 2013

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

43

# Où les trouve-t-on? (7/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $\square \! \to$ 

- Au cœur d'un processeur (5/5)
  - Architectures multi-cœurs (3/3)
    - Comparaison du nombre de « cœurs » disponibles sur une sélection de cartes Nvidia

|                  | TS S          |               |                 |                 |              |
|------------------|---------------|---------------|-----------------|-----------------|--------------|
|                  | GTX TITAN     | GTX 780       | GTX 770         | GTX 760         | GTX 660 Ti   |
| Mfg. Process     | 28nm          | 28nm          | 28nm            | 28nm            | 28nm         |
| Base Clock       | 836MHz        | 863MHz        | 1046MHz         | 980MHz          | 915MHz       |
| Boost Clock      | 876MHz        | 900MHz        | 1085MHz         | 1033MHz         | 980MHz       |
| Memory           | 6GB GDDR5     | 3GB GDDR5     | 2GB / 4GB GDDR5 | 2GB / 4GB GDDR5 | 2GB GDDR5    |
| Memory Speed     | 6008MHz (QDR) | 6008MHz (QDR) | 7010MHz (QDR)   | 6008MHz (QDR)   | 6008MHz (QDR |
| Memory Bus       | 384-bit       | 384-bit       | 256-bit         | 256-bit         | 192-bit      |
| Memory Bandwidth | 288.5 GB/s    | 288.5 GB/s    | 224.3 GB/s      | 192.3 GB/s      | 144 GB/s     |
| CUDA Cores       | 2688          | 2304          | 1536            | 1152            | 1344         |
| ROPs             | 48            | 48            | 32              | 32              | 24           |
| Texture Units    | 224           | 192           | 128             | 96              | 112          |
| TDP              | 250VV         | 250VV         | 230VV           | 170W            | 150VV        |
| MSRP             | \$999         | \$649         | \$399           | \$249           | EOL / \$229  |

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

44

# Modèles (1/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Architecture de von Neumann (1/4) (rappels)
  - -1945
    - · Mathématicien américain d'origine hongroise
    - Projet EDVAC
  - Description de l'organisation d'un calculateur électronique générique
    - Depuis, pratiquement tous les ordinateurs suivent ce modèle
  - Diffère de celui des machines précédentes par le fait qu'il autorise leur programmation
    - Ses fonctionnalités ne sont pas « pré-câblées »
    - Les premiers calculateurs électroniques avaient des programmes préétablis
    - Programmes construits à partir d'un jeu d'instructions et enregistrer dans une mémoire (architecture dite « de von Neumann »)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

45



# Modèles (3/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Architecture de von Neumann (3/4) (rappels)
  - Unité de contrôle
    - Récupère les instructions et les données stockées en mémoire
    - Décode les instructions chargées dans les registres du CPU
    - Séquence les opérations pour accomplir la tâche demandée (programmée)
  - Unité arithmétique et logique (ALU)
    - · Opérations arithmétiques
    - · Opérations logiques
    - Comparaisons

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

47

# Modèles (4/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

• Architecture de von Neumann (4/4) (rappels)

#### - Mémoire

- Accès aléatoire, en écriture et en lecture (RAM Random Access Memory)
- Mémorise programme (suite ordonnée d'instructions) et données
- Instruction = donnée particulière qui ordonne au CPU de réaliser une opération
- Donnée = information n'ayant aucun sens particulier pour le CPU

#### - Entrées/sorties

- Interface avec les périphériques (clavier, écran, stockage de masse, son, capteurs,...)
- Donne accès au monde extérieur (à l'ordinateur)
- · Interface avec l'opérateur

CPARBA-CTR-2

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

48

# Modèles (5/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Taxinomie de Flynn (1/9)
  - -1966
    - · L'une des classifications les plus utilisées
  - → 4 catégories d'architectures
  - Classification des architectures selon 2 dimensions
    - · Quantité d'instructions exécutées en parallèle
    - Quantité de données traitées en parallèle
  - Propriétés de ces dimensions
    - Indépendantes l'une de l'autre
    - 2 états possibles : unique (single) ou multiple (multiple)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

49



# Modèles (7/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

• Taxinomie de Flynn (3/9)

**SISD** 

Single Instruction stream, Single Data stream

(1/2)<sup>L</sup>

- Forme d'ordinateur la plus répandue
  - · Architecture non parallèle
  - Mono-processeur, simple-cœur, mono-threadée
  - Exécution déterministe d'un programme
- 1 seul flot d'instructions
  - Une seule instruction est traitée par le CPU à chaque cycle d'horloge
- 1 seul flot de données
  - Une seule donnée est manipulée comme entrée à chaque cycle d'horloge
  - Le traitement d'une donnée nécessite une (ou plusieurs) instructions, mais une instruction en cours d'exécution ne peut servir à traiter plusieurs données différentes

CPARBA-CTR-200-

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

51



# Modèles (9/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

# • Taxinomie de Flynn (5/9)

**SIMD** 

Single Instruction stream, Multiple Data stream

(1/2)

#### Architecture parallèle

- · Ordinateur dit « vectoriel »
- · Exécution déterministe d'un programme
- · Adaptée aux traitements réguliers (calcul matriciel, traitement d'images, graphisme,...)

#### 1 seul flot d'instructions

- Plusieurs unités d'exécution fonctionnent en parallèle, mais en exécutant à un instant donné strictement la même instruction (exécution dite « synchrone »)
- Deux mises en œuvre types : matrice de processeurs, pipeline vectoriel (fondamentalement, ce type de machine possède un très grand nombre d'unités de calcul de très faible puissance disposées en matrice)

#### Plusieurs flots de données

• Chaque unité d'exécution peut traiter un flot de données différent

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

53

# Modèles (10/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

# • Taxinomie de Flynn (6/9)

#### SIMD

Single Instruction stream, Multiple Data stream

(2/2)

- Exemples
  - GPU Computing
    - Cartes graphiques (NVIDIA Tesla,...)
    - Processeurs CELL d'IBM/Sony/Toshiba (Sony PlayStation 3)



- Matrices de processeurs
  - ILLIAC IV,
  - MasPar MP-1 & MP-2,

Connection Machine CM-2



- · Pipelines vectoriels
  - IBM 9000,
  - NEC SX-2, CRAY Y-MP &
- Intégré au jeu d'instructions natives de nombreux processeurs
  - IBM/Motorola PowerPC: AltiVec
  - Intel: SSE Streaming SIMD Extensions





ξF

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

5

# Modèles (11/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

# • Taxinomie de Flynn (7/9)

#### **MIMD**

Multiple Instruction stream, Multiple Data stream

(1/2)

- Architecture parallèle

- · La plus générale et souple
- · Exécution déterministe ou non
- Cette architecture est capable de se comporter comme une architecture SIMD
- Les unités d'exécution de cette architecture suivent bien souvent le modèle SIMD

#### - Plusieurs flots d'instructions

- · Indépendants, 1 par processeur ou cœur
- · Synchrones ou non (asynchrone)

#### Plusieurs flots de données

• Chaque processeur peut traiter une donnée différente de celle traitée par les autres processeurs au même instant

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

55

# Modèles (12/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

# • Taxinomie de Flynn (8/9)

#### **MIMD**

Multiple Instruction stream, Multiple Data stream

(2/2)

#### - Exemples

- PC à base de processeurs multi-cœurs
- PC bi-processeurs (ou plus)
- Grappes (clusters) de PC ou de stations de travail
- · Calcul distribué sur un LAN ou un WAN
- GRID Computing
- Ordinateurs parallèles de type SMP (Symmetric MultiProcessing)
- IBM Power5

IBM BG/L

- · HP AlphaServer
- Intel IA32
- AMD Opteron

CRAY XT3



Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# Modèles (13/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $[] \rightarrow$ 

# • Taxinomie de Flynn (9/9)

#### **MISD**

Multiple Instruction stream, Single Data stream

- Architecture parallèle
  - · Usages possibles :
    - filtrages multiples en fréquence sur un même signal
    - Décryptage d'un code selon plusieurs méthodes/algorithmes simultanément,...
- Plusieurs flots d'instructions
- 1 seul flot de données
  - Une même donnée est envoyée pour traitement vers plusieurs unités d'exécution fonctionnant en parallèle
  - Chaque unité peut exécuter des instructions différentes
  - · Les traitements sont indépendants

Exemples

 Calculateur parallèle expérimental de l'université Carnegie-Mellon (1971) : C.mmp computer

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

57

# Modèles (14/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Architecture de type pipeline (1/3)
  - Une tâche est scindée en plusieurs étapes
  - Chaque étape est exécutée par des unités de traitement différentes et spécialisées appelées « étages » (stages), le flot de données traversant l'ensemble de ces étages
  - → Augmente le débit de sortie

(la cadence à laquelle les résultats sont obtenus)

- Le temps de traitement pour l'ensemble de l'algorithme n'est pas pour autant réduit car cette organisation ne réduit pas le temps de traitement nécessaire à chaque étape
- → Induit un délai avant l'obtention du premier résultat
  - Délai nécessaire au chargement complet du pipeline

Premier ordinateur à utiliser cette technique : IBM Stretch (1958)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

58

#### Modèles (15/19) Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion • Architecture de type pipeline (2/3) N'augmente pas la vitesse du traitement complet d'une donnée • Augmentation de la cadence de sortie/d'obtention des résultats • Nécessite un flot d'information (inutile sur une donnée isolée) 0 1 2 3 4 5 6 7 + U. T. 1/3 1<sup>er</sup> étage 2 3 5 1 4 Χ U. T. 2/3 2<sup>ème</sup> étage 3 5 X U. T. 3/3 2 3 4 5 3ème étage CPARBA-CTR-200-150211-171010-01 U. T.: unité de traitement

### Notes:

Bulle (absence de traitement)

59

N<sup>ème</sup> donnée du flux

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17



# Modèles (17/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

### • Architecture systolique (1/3)

(Kung H. T., Carnegie Mellon University, 1980)

- Architecture « flot de données » (data flow)
  - Conçue pour équilibrer des volumes de calcul important avec des opérations d'entrées/sorties demandantes en termes de bande passante
- Unité de traitement
  - Appelée « cellule systolique » (systolic cell)
  - Indépendante et autonome vis-à-vis des autres unités
  - · Quelques registres rapides
  - ΔΙΙΙ
  - · Mécanisme d'entrées/sorties simple

#### - Synchronisation

- Toutes les cellules sont cadencées par la même horloge (changement synchrone d'état)
- Une synchronisation explicite règle le flux de données (pipeline)
- Dans chaque intervalle de temps, une cellule exécute invariablement la même séquence (courte) d'instructions

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

61

# Modèles (18/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Architecture systolique (2/3)
  - "Imagine n simple processors arranged in a row or an array and connected in such a manner that each processor may exchange information with only its neighbors to the right and left. The processors at either end of the row are used for input and output. Such a machine constitutes the simplest example of a systolic array."
    - > Extrait de Specification and Verification of Systolic Arrays, Bayoumi M. & Ling N., World Scientific Publishing Co. Pte. Ltd., Singapour, 1999.
  - "Systolic Arrays are regular arrays of simple finite state machines, where each finite state machine in the array is identical...A systolic algorithm relies on data from different directions arriving at cells in the array at regular intervals and being combined."
    - > Extrait de VLSI Circuits and Systems in Silicon, Brown A., McGraw-Hill Book Company, Londres, 1991.

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

62

# Modèles (19/19)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $\square \! \to \!$ 

# • Architecture systolique (3/3)

#### - Avantages

- · Architecture évolutive
  - Il est aisé d'augmenter le nombre de cellules dans le réseau
- Capable d'émuler une architecture SIMD (opérations vectorielles)
- Capable d'émuler une architecture MIMD (parallélisme non homogène)
- Autorise un très grand débit en sortie (bande passante de sortie élevée)

#### Inconvénients

- · Architecture compliquée à mettre en œuvre
  - Tant au niveau matériel que logiciel
- Coûteuse
- · Horloge commune
  - Sa fréquence limite la taille du réseau
- · Absence de tolérance aux pannes
  - Le dysfonctionnement d'une seule cellule entraine le dysfonctionnement de l'ensemble de la machine

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

63

# Mémoire (1/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

Mémoire partagée (1/3)

SM - *Shared-Memory* (Modèle mémoire des calculateurs SMP)



- Mémoire commune à tous les CPU d'une même machine
  - Espace d'adressage commun et unique pour tous les CPU
  - Temps d'accès constant à la mémoire (UMA Uniform Memory Access)
    - Quelque soit le CPU et la localisation de la donnée
  - Si la cohérence des caches est préservée on parle de CC-UMA (Cache Coherent-UMA)
    - Importante pour maintenir la cohérence des données en mémoire
    - Gérée au niveau du matériel
- Accès concurrent et direct
  - Bus
  - A tout instant, chaque CPU peut traiter une donnée localisée à une adresse différente de celles traitées par les autres CPU
  - Tout changement en mémoire réalisé par un CPU est vu par les autres CPU

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

64

# Mémoire (2/11)

 $Introduction \mid \underline{Architectures} \mid Interconnexion \mid Programmation \ MPI \mid Conclusion$ 

Mémoire partagée (2/3)

SM - Shared-Memory



#### - Avantages

- Facilité de programmation
  - Pas de distinction dans les méthodes d'accès aux données en fonction de leur localisation
  - Pas de mise en œuvre de bibliothèques de communication particulières
- Partage de données direct, rapide et uniforme entre processeurs et entre processus

ARBA-CTR-200-150211-171010-0

AC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

65

# Mémoire (3/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

Mémoire partagée (3/3)

SM - Shared-Memory



#### Inconvénients

- · Accès concurrent à la mémoire
  - Représente un goulet d'étranglement
  - Evolutivité limitée (le nombre de processeurs ne peut être aussi grand qu'on veut)
- En raison de l'utilisation de caches pour réduire le trafic sur le bus d'accès à la mémoire, la notion de localisation des données continue d'être importante
- Il faut faire évoluer la quantité de mémoire avec le nombre de processeurs
  - Attention à la capacité d'adressage totale des processeurs utilisés
- Le programmeur est responsable de la synchronisation des accès concurrents aux données (utilisation de verrous, sémaphores,...)
- Architectures chères à produire si le nombre de processeurs est important

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

66

# Mémoire (4/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

• Mémoire distribuée (1/3)

DM - Distributed-Memory



- Chaque CPU a sa propre mémoire locale
  - Pas d'espace d'adressage global : une adresse mémoire utilisée sur un CPU n'a aucun sens (ne se réfère pas à la même information) sur une autre CPU
  - Tout changement dans la mémoire d'un des CPU n'a aucun effet sur le contenu des mémoires des autres CPU (pas de notion de cohérence de cache)
  - Temps d'accès à une information non constant (NUMA Non-Uniform Memory Access)
- L'accès mémoire entre CPU se fait par le réseau d'interconnexion
  - · Liaisons point-à-point ou bus
  - Réseaux classiques de type Ethernet ou liaisons spécialisées/propriétaires
  - Attention à la vitesse de communication : l'accès mémoire distant est incomparablement plus lent qu'un accès à la mémoire locale

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

67

# Mémoire (5/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

• Mémoire distribuée (2/3)

DM - Distributed-Memory

# CPU CPU CPU CPU Mém Mém Mém Mém

#### - Avantages

- Pas de goulet d'étranglement au niveau de l'accès mémoire
- La quantité de mémoire évolue avec le nombre de CPU
- Chaque processeur a un accès rapide et exclusif à une certaine quantité de mémoire (pas de maintien de la cohérence de cache, pas de conflit d'accès sur bus partagé,...)
- Facilité de mise en œuvre de ce type d'architecture mémoire (ex. : clusters)

CPARBA

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

68

## Mémoire (6/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### Mémoire distribuée (3/3)

DM - Distributed-Memory



#### - Inconvénients

- Lorsqu'une donnée n'est pas présente dans la mémoire locale d'un CPU, il est de la responsabilité du programmeur de définir dans quelle mémoire elle se trouve, quand accéder à cette information et comment le faire
  - → Synchronisation explicite, maîtrise des moyens de communication, connaissance de la topologie du réseau d'interconnexion (efficacité des algorithmes de distribution de données)
- · Changements nécessaires dans l'organisation de certaines SdD applicatives
- Temps d'accès non constants (NUMA)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

69

## Mémoire (7/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

## Mémoire partagée virtuelle

- Mémoire physiquement distribuée mais gérée de manière à ce que l'utilisateur ait l'impression d'une mémoire partagée
  - Avantages de programmation de la mémoire partagée, et avantages de mise en œuvre physique de la mémoire distribuée
  - Inconvénient des surcoûts liés au maintien de la cohérence de cache et aux temps d'accès non constants (mais masqués) : CC-NUMA Cache Coherent NUMA
  - Difficulté de gérer la localité des données (problème d'efficacité)

#### • Mémoire hybride

- Mémoire à la fois distribuée et partagée
  - Mise en réseau d'architectures SMP

WENA!

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

70

## Mémoire (8/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Cohérence de cache (1/4)
  - Architectures mono-processeur
    - · La mémoire cache est utilisée pour accélérer le fonctionnement d'un processeur
    - La mémoire cache est réalisée à partir d'une petite quantité de mémoire très rapide (mais coûteuse)
    - En utilisant cette approche à deux couches d'accès mémoire, si la mémoire cache est écrite, alors mémoire cache et mémoire principale ne contiennent plus la même information (elles sont considérées comme étant dans un état « incohérent »)

ARBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

71

## Mémoire (9/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### • Cohérence de cache (2/4)

- Architectures multi-cœurs (1/2)
  - Le schéma de cohérence de cache doit répondre simultanément à des lectures et des écritures sur le cache individuel d'un cœur, tout en maintenant la cohérence avec la mémoire partagée et toutes les mémoires cache des autres cœurs
  - Chaque cœur doit voir la mémoire comme une entité globale commune
  - Utiliser de la mémoire cache sur un système multi-cœurs tend à séquentialiser l'exécution des processus
  - · Mises en œuvre principales
    - « Invalidation »
      - » Si un cœur écrit une donnée, toutes les copies sont marquées comme invalides
      - » La détection de cette situation est faite par observation de l'activité sur le bus d'interconnexion entre les cœurs
      - » Une tentative d'accès à une donnée invalide génère une faute de cache et son rechargement
    - « Mise-à-jour »
      - » Si un cœur écrit une donnée, toutes les copies sont écrites également
      - » La cohérence est garantie, aucune faute de cache ne peut se produire
      - » Cette procédure génère plus de trafic sur le bus d'interconnexion que la précédente : elle est généralement moins efficace

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

72

#### Notes:

ARBA-CTR-200-150211-171010-01

## Mémoire (10/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Cohérence de cache (3/4)
  - Architectures multi-cœurs (2/2)
    - Des algorithmes plus avancés de gestion des caches existent, mais dérivent des principes précédents
    - Les mécanismes d'invalidation peuvent utiliser des états intermédiaires du cache permettant une gestion plus fine : « modifié », « exclusif », « partagé », « invalide »
    - Les architectures à haut degré de parallélisme ont des politiques différentes selon les niveau de cache

ARBA-CTR-200-150211-171010-0

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

73

## Mémoire (11/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Cohérence de cache (4/4)
  - Systèmes répartis

(Dans les cas d'usage d'une mémoire virtuellement partagée et de duplication des données)

• Les délais de communication et l'usage de protocoles non-déterministes rendent la cohérence de cache distribuée très difficile à mettre en œuvre en termes de conception et d'exploitation

ARBA-CTR-200-150211-171010-

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

74

## Architectures std. (1/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### • SMP – Symmetric MultiProcessing

- Ensemble de processeurs équivalents dans un seul système
  - Modèle MIMD-SM
  - Pas de processeurs spécialisés (E/S, mathématique, son, graphique, pour exécuter un OS ou les applications,...)
- Les processeurs partagent l'accès à la mémoire centrale par l'intermédiaire d'un bus unique
- Avantages
  - Les performances augmentent avec le nombre de processeurs
  - Modèle de programmation par mémoire partagée classique
  - · Redondance intégrée possible
- Inconvénients
  - Augmentation du nombre de processeurs (scale-up) limitée par l'existence d'un bus unique (goulet d'étranglement) -> Beaucoup de processeurs peuvent vouloir accéder à la même mémoire en même quand il y a beaucoup de processeurs

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

75

## Architectures std. (2/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### Machines massivement parallèles

#### Nombreux processeurs interconnectés

- Un processeur ou un nœud hôte est responsable du chargement des programmes et des données sur le réseau de processeurs
- · Réseau d'interconnexion haute-performance
- Importance de la topologie du réseau d'interconnexion dans la conception des algorithmes et leur efficacité (bus, anneau (*ring*), grille 2D (*mesh*), tore 3D (*torus*), hypercube, arbre (*tree*),...)
- Modèle MIMD

#### - Avantages

- · Solution très efficace
- Réseaux rapides et à temps de latence faible

#### Inconvénients

- · Solution coûteuse
- · Consommation énergétique à surveiller
- Problème du refroidissement du système (cooling)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

76

# Architectures std. (3/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Clusters (grappes) (1/6)
  - Ensemble de stations de travail, de PC autonomes ou de calculateurs « rackables » interconnectés par un réseau local (LAN)
    - Modèle MPMD-DM
    - · Outils logiciels largement utilisés :
      - MPI
      - PVM
      - OpenMP
      - SLURM (Simple Linux Utility for Resource Management)
      - Moab (répartiteur de charge)
      - **—** ...

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

77

## Architectures std. (4/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Clusters (grappes) (2/6)
  - Organisation matérielle générale (1/4)
    - · Plusieurs nœuds de calcul
      - Sont les plus nombreux dans un cluster
      - Exécutent les jobs des utilisateurs
    - 1 ou plusieurs nœuds d'administration
      - Ordonnancement des jobs, distribution du système de fichiers, surveillance des ressources,...
    - 1 frontal (éventuellement plusieurs)
      - Point d'accès au cluster pour les utilisateurs
      - Identification et authentification des utilisateurs
      - Pare-feu
      - Accès aux comptes utilisateurs
      - Génération des exécutables (« compilation »)
      - Demande et contrôle d'exécution des jobs

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

78

## Architectures std. (5/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Clusters (grappes) (3/6)
  - Organisation matérielle générale (2/4)
    - Un nœud est une machine dotée de 1 ou plusieurs processeurs, avec ou sans mémoire de masse, sans clavier, ni souris, ni écran
      - L'administration se fait à distance par le réseau d'interconnexion
    - Chaque nœud peut être, ou non, du même type (même configuration,...) que les autres nœuds du cluster
      - Notamment, la génération des exécutables doit tenir compte de l'hétérogénéité des nœuds (compilation croisée)
      - L'ordonnanceur de jobs est aussi amené à tenir compte de ces différences pour placer les bons exécutables sur les bons nœuds (en termes de code machine généré mais aussi de fonctionnalités présentes dans chaque exécutable et demandant donc des ressources spécifiques à un nœud)

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

79

## Architectures std. (6/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Clusters (grappes) (4/6)
  - Organisation matérielle générale (3/4)
    - Des nœuds peuvent être éventuellement regroupés dans des baies s'ils sont « rackables »



Baies du cluster TLCC (Tri-laboratory Linux Capacity Cluster), Lawrence Livermore National Laboratory, USA

CPARBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

80



Notes:

# Architectures std. (8/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

## • Clusters (grappes) (6/6)

- Avantages
  - Solution à moindre coût pour du calcul parallèle (tant au niveau matériel que logiciel)
  - Haute disponibilité (high-availability)
  - Compatibilité de niveau application sur chaque machine (mono-processeur)
- Inconvénients
  - · Programmation totalement explicite
  - · Administration du réseau de machines peu aisée
  - · Consommation énergétique à surveiller

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

82

## Portabilité (1/2)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Les architectures matérielles parallèles sont très diverses
  - Topologies, protocoles et technologies des réseaux
  - Processeurs
  - ...
- Hétérogénéité des
  - Systèmes d'exploitation
  - Langages de développement
  - \_

CPARBA-CTR-200-150211-17101

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

83

## Portabilité (2/2)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Des efforts ont été fait pour standardiser
  - API (MPI, API de la Multicore Association, POSIX Threads,...)
  - Environnements d'exécution (PVM,...)
     (Runtimes)
  - Intergiciels (CORBA,...)(Middleware)
  - Langages (Java, HPF, OpenMP, OpenCL,...)

CPAR

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

84

# RESEAUX D'INTERCONNEXION

RBA-CTR-200-150211-171010

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

85

## INTERCONNEXION

Durée du cours : 1 H 00

- · Communications et architectures des réseaux d'interconnexion
  - Vitesses de communication
  - Graphes d'interconnexion
  - Bus
  - Déterminisme
  - Modèles de communication élémentaire
  - Algorithmes de distribution
  - Notion de routage

ARBA-CTR-200-150211-171010-01

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

86

## Réseaux (1/10)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Pour permettre la communication entre nœuds
  - L'usage d'une mémoire partagée n'est pas viable pour un nombre important de nœuds
  - Une approche plus réaliste est que
    - · Chaque nœud possède sa propre mémoire locale, et
    - Les données soient échangées via un réseau d'interconnexion par passage de messages
- Le réseau d'interconnexion joue un rôle central
  - Il détermine notamment pour une bonne part les performances d'ensemble d'un système parallèle ou réparti

CPARBA-CTF

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

87

# Réseaux (2/10)

Introduction | Architectures | <u>Interconnexion</u> | Programmation MPI | Conclusion

- Peu de réseaux d'interconnexion mettent en œuvre N<sup>2</sup> liaisons pour connecter N nœuds
  - Ils intègrent plutôt des commutateurs (switches) afin de router les messages entre nœuds distants
  - Les commutateurs peuvent bloquer ou re-router certains messages lorsque plusieurs de ces derniers nécessitent l'accès à la même liaison au même moment
    - Situation dite de compétition pour la bande passante (competition for the bandwidth)

RBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

88

# Réseaux (3/10)

Introduction | Architectures | <u>Interconnexion</u> | Programmation MPI | Conclusion

#### • Bus

- Une seule connexion par nœud
- Distance identique entre deux nœuds du réseau, quels qu'ils soient
- Pas de topologie
- Conflits potentiels d'accès au bus (bus contention)
  - Seul un nœud peut émettre à un instant donné





## Réseaux (5/10)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### Point-à-point (1/3)

- La topologie du réseau d'interconnexion doit être prise en compte dans la conception des algorithmes
  - Des algorithmes parallèles efficaces reposent sur une connaissance précise de la topologie du réseau d'interconnexion utilisé
  - La résolution d'un même problème peut être faite par des algorithmes parallèles complètement différents en fonction de la topologie du réseau utilisé
  - Une métrique caractérisant le média de communication est alors absolument nécessaire





## Réseaux (7/10)

Introduction | Architectures | <u>Interconnexion</u> | Programmation MPI | Conclusion

- Point-à-point (3/3)
  - Exemples
    - Hypercube

Un cube dans un cube en reliant les sommets

-> selon la dimension



 Graphe entièrement connecté (connectivité maximale, réseau le plus puissant, mais très coûteux à cause de ses N(N-1)/2 connexions)



Charg

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

93



## Réseaux (9/10)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### Fat tree

- Arbre binaire
  - Coût des communications à croissance logarithmique en fonction de l'éloignement des nœuds
- Chaque feuille de l'arbre est un nœud de calcul unique



## Réseaux (10/10)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### Métrique

- Destinée à comparer et à évaluer les réseaux entre eux
- Connectivité (network connectivity)
  - Représente le nombre minimum de nœuds ou de liaisons qui doivent s'arrêter de fonctionner pour créer une partition du réseau en 2 (ou plus) réseaux disjoints
  - · Mesure la résilience d'un réseau
    - Propriété d'un réseau à continuer de fonctionner malgré la perte de nœuds ou de liaisons
  - Plus la connectivité d'un réseau est grande plus sa capacité de tolérance aux pannes sera élevée
- Diamètre (network diameter)
  - · Distance la plus grande existante entre deux nœuds
  - Représente le nombre maximum de liaisons qu'il est nécessaire de traverser pour émettre un message vers n'importe lequel des nœuds du réseau en empruntant le chemin le plus court
- Etroitesse (narrowness, bisection width)
  - Mesure la congestion du réseau
     (Si on considère 2 partitions P1 et P2 du réseau ; P2 ayant moins de nœuds (NP2) que P1 (NP1) ; soit N le nombre de liaisons entre P1 et P2 ; la valeur maximale de NP2/N (pour toute partition du réseau) est appelée « étroitesse »)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

96

# PROGRAMMATION D'UN CLUSTER SOUS MPI

ARBA-CTR-200-150211-171010-

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

97

| CLUSTER SOUS MPI                                                    |            |          |
|---------------------------------------------------------------------|------------|----------|
| Durée du cours : 2 H (+ 2 H de travail personnel individuel)        |            |          |
| Modèles de programmation                                            | <u>9</u>   | 9        |
| Programmation par envoi de messages                                 | <u>10</u>  | <u>0</u> |
| • MPI                                                               | <u>108</u> | <u>8</u> |
| Sources de parallélisme                                             | <u>11</u>  | <u>7</u> |
| Communications                                                      | <u>12</u>  | <u>4</u> |
| Synchronisations                                                    | <u>16:</u> | <u>2</u> |
| Rémi Coudarcher   Calcul parallèle. Techniques de base   octobre 17 |            | 98       |

## Modèles de programmation

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Des modèles de programmation parallèle existent
  - Ils permettent une abstraction des architectures matérielles et de l'organisation de la mémoire
    - Ils ne sont pas spécifiques à un type particulier de machine ou d'organisation mémoire, et
    - Ils peuvent être mis en œuvre sur tout type de matériel sous-jacent
- Modèles les plus communs
  - Mémoire partagée (shared memory)
  - Threads
  - Passage de messages (message passing)
  - Graphes flot de données (GFD) (dataflow graphs)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

99

## Par messages (1/8)

 $Introduction \mid Architectures \mid Interconnexion \mid \underline{Programmation \ MPI} \mid Conclusion$ 

 Modèles de programmation parallèle par passage de messages

(Message-passing)

- Modèle de programmation parallèle associé à l'usage d'une architecture à mémoire distribuée
  - · Standard de fait aujourd'hui
- Approche pour
  - Communiquer des données
  - · Partager des données
  - Synchroniser des tâches
- Dans ce paradigme, la ressource à traiter est directement gérée par une seule et unique tâche
  - Lorsqu'une autre tâche veut interroger ou manipuler la ressource, elle envoie un message à la tâche qui la gère

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

100

## Par messages (2/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

## Formes d'implémentations

- Du point de vue du programmeur
  - Une bibliothèque de fonctions
    - Nombreuses réalisations différentes et incompatibles entre elles depuis 1980
- Du point de vue technique
  - Bibliothèque de fonctions utilisateur
  - Fonctionnalités intégrées au processeur + API (Transputers,...)
- → Dans tous les cas, mise en œuvre explicite par le programmeur

RBA-CTR-200-150211-171010-01

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

101

## Par messages (3/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### Caractéristiques

- Les tâches d'une application travaillent en mémoire locale
- Plusieurs tâches peuvent, éventuellement, être en exécution sur le même nœud de calcul
- Echange de données entre tâches par l'intermédiaire de communications
  - Envoi et réceptions de messages selon un protocole applicatif
  - Coopération des tâches entres elles pour établir la communication (un envoi de message suppose normalement la réception de celui-ci par un destinataire)

PARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

102

## Par messages (4/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Les processus s'exécutent indépendamment les uns des autres
  - En dehors des périodes de communication
- Les points de communication deviennent des points de synchronisation
  - Synchronisation qui peut être une synchronisation lâche (loosely synchronization)
    - Notion de « loosely coupled sequential processes »
  - Evite toute hypothèse sur la vitesse relative des processus entre eux
    - Aucun des processus séquentiels ne doit être affecté dans l'exactitude de ses résultats par des variations de temps d'exécution, cela en supposant une mise en œuvre correcte des points de synchronisation

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

103

## Par messages (5/8)

 $Introduction \mid Architectures \mid Interconnexion \mid \underline{Programmation \ MPI} \mid Conclusion$ 

[]→

- Ce paradigme souffre de problèmes similaires à ceux des sémaphores binaires
  - Inversion de priorité
    - Se produit quand une tâche travaille à partir d'un message de basse priorité et ignore un message de priorité plus élevée dans sa boîte de réception (ou un message provenant indirectement d'une tâche de haute priorité)
  - Interblocages de protocole
    - Survient lorsque deux tâches, ou plus, s'attendent mutuellement pour émettre des messages de réponse

PARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

104

# Par messages (6/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Le problème du consensus dans les systèmes asynchrones de passage de messages (1/2)
  - Chaque processus s'exécute à sa propre fréquence
  - Aucune garantie n'est donnée quant au délai de délivrance des messages
  - Si un processus s'arrête (définitivement, suite à un dysfonctionnement), obtenir un consensus dans ce type de système est formellement impossible
    - Les processus ne sont pas en mesure de dire si un autre processus est définitivement arrêté ou juste temporairement isolé du monde extérieur (i.e. ses messages sont retardés)
    - En effet, si les processus attendent le processus qui ne répond pas, ils pourraient attendre éternellement si il s'est vraiment arrêté suite à un dysfonctionnement; Et si au contraire ils prennent une décision, ils pourraient être confrontés au fait que le processus qui pose problème n'ait été que retardé et ait pris entre temps une décision différente

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

105

# Par messages (7/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Le problème du consensus dans les systèmes asynchrones de passage de messages (2/2)
  - → Il n'existe aucun protocole déterministe pour résoudre le problème d'absence de consensus possible dans les systèmes asynchrones de passage de messages
  - Aucun protocole n'est en mesure de tolérer la panne ne serait-ce que d'un seul et unique processus (excepté par l'usage d'un protocole dit « aléatoire » (randomized protocol))
  - De leur côté, les systèmes synchrones sont capables de tolérer jusqu'à un tiers de l'ensemble des nœuds du réseau d'interconnexion qui poseraient problèmes

CPARBA-CTR-200-15021

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

106

# Par messages (8/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- 4 implémentations majeures
  - PVM
  - MPI
  - LAM
  - OpenMPI

RBA-CTR-200-150211-171010

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

107

# MPI (1/9)

 $Introduction \mid Architectures \mid Interconnexion \mid \underline{Programmation \ MPI} \mid Conclusion$ 

- MPI *Message-Passing Interface* 
  - Première publication en 1992 par le MPI Forum (1/4)
    - MPI-1 : première version (dite « Part 1 ») en mai 1994
      - Révisée jusqu'en mai 2008 (v. 1.3)
      - Bindings pour C, C++ et FORTRAN 90

RBA-CTR-200-150211-171010

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

108

# MPI (2/9)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- MPI Message-Passing Interface
  - Première publication en 1992 par le MPI Forum (2/4)
    - MPI-2 : deuxième version (dite « Part 2 ») en 1996
      - Révisée jusqu'en septembre 2009 (v. 2.2)
      - Introduit des notions dynamiques dans la gestion des tâches de calcul
        - » Démarrage d'une nouvelle tâche après le lancement de l'application, etc.
      - Opérations collectives autorisées entre communicateurs
      - Communications unidirectionnelles
        - » Mémoire partagée (opérations put/get), etc.
      - Gestion des entrées/sorties en parallèle

9ARBA-CTR-200-150211-171010-0

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

109

# MPI (3/9)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- MPI Message-Passing Interface
  - Première publication en 1992 par le MPI Forum (3/4)
    - MPI-3 : troisième version (dite « Part 3 ») en septembre 2012
      - Plus de 430 routines
      - Opérations collectives bloquantes et non-bloquantes
      - Amélioration de la prise en charge des communications unidirectionnelles
      - Possibilités d'accès à certaines structures de données internes à MPI
        - » Pour implémenter des outils de mesure de performance, de débogage,...
      - C++ n'est plus supporté nativement
      - Bindings pour FORTRAN 2003 et 2008

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

110

## MPI (4/9)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- MPI Message-Passing Interface
  - Première publication en 1992 par le MPI Forum (4/4)
    - · Principaux contributeurs

ANL – Argonne National Laboratory, Cray Research, IBM, Intel, Linda, Meiko, Michigan State University, Mississippi Sate University, NSF – National Science Foundation, PVM – Parallel Virtual Machine, P4 – Portable Programs for Parallel Processors, University of Edinburgh

RBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

111

# MPI (5/9)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

## Objectif

- Création d'une API standardisée pour les architectures parallèles à passage de messages
- Spécifie l'interface et les fonctionnalités attendues
  - Les spécifications sont librement accessibles
  - Ne spécifie pas la manière de réaliser l'implémentation pour une plate-forme particulière
  - Définit la syntaxe et la sémantique pour la portabilité du code source

PARBA:CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

112

# MPI (6/9)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Standard de fait
  - Aussi bien dans le monde industriel qu'académique
- La grande majorité des machines parallèles proposent une implémentation
  - Par contre rares sont celles qui proposent une implémentation complète de la partie 2 des spécifications (MPI-2)
  - Des implémentations « génériques » pour grappes sont largement disponibles
  - Il n'est pas difficile d'implémenter un sous-ensemble de la norme pour une machine prototype

CPARBA-CTR-200

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

113

# MPI (7/9)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Disponible aussi pour architectures à mémoire partagée
  - Utilise alors la mémoire (par recopie) plutôt que le réseau pour des raisons d'efficacité

BA-CTR-200-150211-171010-

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

114

# MPI (8/9)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

### • L'API fournit

- Des communications point-à-point
- Des communications collectives
- L'interfaçage avec les langages C et Fortran

### Caractéristiques

- Types de données élaborés
- Gestion de groupes de processus
- Description de topologies virtuelles
- Gestion d'erreurs et débogage
- Interface pour l'analyse de performances

Men ac

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

115

# MPI (9/9)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

## • Implémentation MPICH

- ANL Argonne National Laboratory
- Implémentation de référence
- Gratuite et disponible sur de nombreuses plateformes
- Supports de plusieurs protocoles de communication intra et inter machines
- Supports pour le débogage

ARBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

116

# Sources (1/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

## • Sources de parallélisme

(Les plus communes)

- Parallélisme de données (data parallelism)
- Parallélisme de tâches (task parallelism)
- Parallélisme de flux (type pipeline)

RBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

117

# Sources (2/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

• Parallélisme de données (1/2)

SPMD - Single Program Multiple Data

- Un seul traitement à réaliser
- Mais une partition des données à traiter peut être établie
- Traitement identique en parallèle des partitions



## Sources (3/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

### Parallélisme de données (2/2)

SPMD – Single Program Multiple Data

- A tout instant, toutes les tâches exécutent le même programme
  - Elles peuvent exécuter la même instruction du programme ou des instructions différentes (le « compteur de programme » peut être différent)
- Evolutivité de la parallélisation
  - Bonne
  - Quasi-linéaire avec le nombre de nœuds de calcul mis en œuvre
  - · Dépend de la partition possible des données
- Usages types
  - Traitement de structures de données régulières
  - Traitements d'images de bas niveau

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

119

# Sources (4/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

• Parallélisme de tâches (1/2)

MPMD - Multiple Program Multiple Data

- Plusieurs tâches différentes et indépendantes exécutées en parallèle
  - Sur les mêmes données ou sur des données différentes



## Sources (5/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

### • Parallélisme de tâches (2/2)

MPMD - Multiple Program Multiple Data

- Evolutivité de la parallélisation
  - Dépend de la nature et du nombre de tâches à mettre en œuvre
- Usages types
  - Traitements concurrents sur les mêmes données
  - Chaînes de traitements dont certains peuvent être parallélisés car indépendants
  - Suivi multi-cibles (ex. : avionique militaire)
  - Traitements d'images de haut-niveau
  - Processeurs dédiés ou spécifiques parmi un ensemble de processeurs généraux

PARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

121

## Sources (6/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Parallélisme de flux (type pipeline) (1/2)
  - Séquence de tâches répétée sur un flux de données
    - Un traitement sur une donnée particulière peut commencer lorsque le même traitement sur la donnée précédente est terminé (même si l'ensemble des traitements à appliquer à la donnée particulière n'est pas achevé)



## Sources (7/7)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

## • Parallélisme de flux (type pipeline) (2/2)

#### - Attention au temps d'amorçage

- Le pipeline ne réduit pas le temps de traitement global d'une donnée
- Donc, pour certaines tâches à réaliser, le temps d'amorçage pourrait être vu comme un temps de retard à l'obtention d'un premier résultat si le rôle du pipeline a été mal compris et mis en œuvre (ex. : traitement d'un flux vidéo pour la conduite automatique de véhicules)

#### - Evolutivité de la parallélisation

 Dépendante du découpage possible d'un traitement sur une donnée en soustraitements autonomes

#### Usage type

- Parallélisme sur un algorithme non parallélisé (ou parallélisable)
- · Traitement des flux de données
- Diminution du temps d'attente entre deux résultats
  - A condition que le temps d'amorçage du pipeline ne soit pas un problème

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

123

## Communications (1/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Une application répartie est avant tout une application communicante
  - Elle met en œuvre de nombreuses communications entre ses tâches
    - Excepté dans de rares cas dits « Embarrassingly parallel »
  - Selon des schémas dictés par les algorithmes utilisés
    - Adaptés
      - A l'architecture et la topologie du réseau
      - Aux protocoles de communication (réseau, applicatifs,...)
    - · Mis en œuvre
      - Soit par le programmeur lui-même
      - Soit de manière semi-automatique (choix dans une bibliothèque : squelettes algorithmiques, design patterns,...)
      - Soit de manière automatique (compilateurs parallélisants,...)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

124

# Communications (2/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Les communications revêtent une importance toute particulière dans une application répartie
  - Elles sont coûteuses en temps et en ressources
    - Par rapport à un accès mémoire (ex. : données partagées entre threads)
  - Elles influencent les performances de l'application et les choix technologiques
  - Elles déterminent le choix de certains des algorithmes qui seront mis en œuvre dans l'application

PARBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

12

## Communications (3/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Pour permettre la communication entre nœuds
  - L'usage d'une mémoire partagée n'est pas viable pour un nombre important de nœuds
  - Une approche plus réaliste est que
    - · Chaque nœud possède sa propre mémoire locale, et
    - Les données soient échangées via un réseau d'interconnexion par passage de messages
- Le réseau d'interconnexion joue un rôle central
  - Il détermine notamment pour une bonne part les performances d'ensemble d'un système parallèle ou réparti

CPARBA-CTR-200-150

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

126

## Communications (4/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Peu de réseaux d'interconnexion mettent en œuvre N<sup>2</sup> liaisons pour connecter N nœuds
  - Ils intègrent plutôt des commutateurs (switches) afin de router les messages entre nœuds distants
  - Les commutateurs peuvent bloquer ou re-router certains messages lorsque plusieurs de ces derniers nécessitent l'accès à la même liaison au même moment
    - Situation dite de compétition pour la bande passante (competition for the bandwidth)

RBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

127

## Communications (5/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

## Facteurs à prendre en compte (1/7)

- Coûts des communications
  - Les communications (et les synchronisations) entre les tâches sur un réseau de processeurs ont un coût
  - Une communication entre deux tâches implique forcément un surcoût de mise en œuvre par rapport à un échange par mémoire
    - Temps de communication des données plus important
    - Temps d'établissement de la communication
    - Temps de fermeture de la communication (shutdown delay)
    - Risques d'erreurs de transmission et donc temps de correction
  - Utilisent des ressources qui pourraient en partie servir pour du calcul
  - Requièrent habituellement des mécanismes de synchronisation entre les tâches pour les établir et les maintenir : temps de calcul perdu
  - De nombreuses communications peuvent saturer le réseau et faire chuter les performances de l'application

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

128

## Communications (6/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Facteurs à prendre en compte (2/7)
  - Temps de latence (latency) et bande-passante (bandwidth)
    - · La taille des messages échangés et leur fréquence peuvent conditionner fortement les performances de l'application
      - Trop de petits messages échangés va faire chuter la bande passante effective (nombre d'octets utiles (de données applicatives) transmis par seconde), les temps de latence (temps mis pour initier une communication) devenant prépondérants
        - → Regrouper plusieurs messages dans un seul et unique plus volumineux

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

129

# Communications (7/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

> Se reporter à Designing and building parallel programs, Foster I., Chapitre 3.7, Addison-Wesley, 1995, pour un modèle de coût de communication plus précis (en particulier pour prendre en compte la compétition pour la bande-passante)

- Facteurs à prendre en compte (3/7)
  - Modèle simple de coût :

$$C(m) = \alpha + m/\beta$$



CPARBA-CTR-20

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

130

## Communications (8/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Facteurs à prendre en compte (4/7)
  - Etendue des communications (1/4)
    - Lors de la mise en œuvre d'un schéma de communication, il est incontournable de savoir quelle tâche communique avec quelle autre
    - Deux types de communications possibles
      - Individuelle : implique uniquement et exclusivement deux tâches, l'une servant d'émettrice, l'autre de réceptrice
      - Collective : implique plus de deux tâches, l'une servant d'émettrice, toutes les autres de réceptrices, ou l'une servant de réceptrice, toutes les autres servant d'émettrices

ARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

131

# Communications (9/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Facteurs à prendre en compte (5/7)
  - Etendue des communications (2/4)
    - Communications collectives types (1/3)



ARBA-CTR-200-150211-171010-

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

132

# Communications (10/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Facteurs à prendre en compte (6/7)
  - Etendue des communications (3/4)
    - Communications collectives types (2/3)



ARBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

133

# Communications (11/11)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Facteurs à prendre en compte (7/7)
  - Etendue des communications (4/4)
    - Communications collectives types (3/3)



PARBA-CTR-200-150211-171010-C

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

134

## **Communication Modes**

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

## Communication Modes (26)

From Software Engineering for Real-Time Systems, R. Coudarcher, Lecture of the Specialized Master "Cooperative Avionics", ENAC, release: SERTS-100-061130-070619-02, p. 293–318, November 2007.

RA-CTR-200-150211-171010-

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

135

## Comm. Modes (1/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 Synchronous, asynchronous, blocking and nonblocking communication modes do not necessarily correspond to what naïve thinking might indicate

### **Notice**

 When a point-to-point communication call is made, it is termed posting a send or posting a receive

· Which means a send or a receive has been started

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

136

## Comm. Modes (2/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Synchronous and asynchronous communications (1/6)
  - This essentially refer to different types of send operations
    - Actually, it is not meaningful to talk of synchronous or asynchronous modes in the context of a receive operation
    - Completion of a send operation means by definition that the send buffer can safely be re-used
    - · A receive operation completes when a message has arrived
    - The synchronous and asynchronous send operations differ only in one respect: <a href="https://how.completion.org/">how.completion.org/</a> of the send depends on the receipt of the message

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

137

# Comm. Modes (3/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $\square \! \to$ 

- Synchronous and asynchronous communications (2/6)
  - Synchronous communications (1/2)
    - · Safest communication mode
    - · A synchronous send only completes when the receive has completed
      - When executing a synchronous communication, the calling task is blocked by the scheduler until the task with which the communication has to be established has accepted it
    - A send can be posted (i.e., started) without having a ready matching receive
      - But, in any case, the sender waits until the message has been safely received (a synchronous send operation can complete only if a matching receive has been posted)

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

138

# Comm. Modes (4/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Synchronous and asynchronous communications (3/6)
  - Synchronous communications (2/2)
    - The completion of a synchronous send not only indicates that the send buffer can be reused, but also indicates that the receiver has reached a certain point into its execution, namely that it has started executing the matching receive
      - When a receive is posted, the send will not successfully complete until the matching receive has started to receive the message that was started by the synchronous send operation
    - If the sending task needs to know that the message has been received by the receiving task, then both tasks may use synchronous communication

CPARB

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

139

# Comm. Modes (5/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $\square \! \to$ 

- Synchronous and asynchronous communications (4/6)
  - Asynchronous communications (1/3)
    - · Also called "buffered mode"
    - · Decouples sender from receiver
    - An asynchronous send always completes (unless an error occurs), irrespective of whether the receive has completed
      - When executing an asynchronous communication, the calling task runs without to be blocked by the scheduler

2PARBA-CTR-200-150211-171010-01

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

140

### Comm. Modes (6/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Synchronous and asynchronous communications (5/6)
  - Asynchronous communications (2/3)
    - When a send operation is initiated to a task, it is not always sure if the matching receive is started
      - No assumption should be made in the program about whether the out-going data is buffered by the system or not
      - If a send is buffered then the send may complete before a receive is called
      - If buffer space is unavailable then the message will not be buffered by the system and a matching receive will have to be posted for the send to complete

ARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

141

### Comm. Modes (7/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Synchronous and asynchronous communications (6/6)
  - Asynchronous communications (3/3)
    - An asynchronous send completes once the message has been sent, which may or may not imply that the message has arrived at its destination
      - The message may instead lie "in the communication network" for some time
    - Communicating tasks cannot know when the communication will be established

ARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

142

### Comm. Modes (8/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Blocking and non-blocking communications (1/7)
  - Blocking communications (1/3)
    - The sender and/or the receiver blocks until the exchange is finished
    - A blocking send call does not return until the message data has been safely stored away so that the sender is free to access and overwrite the send buffer
      - The message might be copied directly into the matching receive buffer (synchronous mode), or it might be copied into a temporary system buffer (asynchronous mode)
      - Message buffering decouples the send and receive operations. So a blocking send can complete as soon as the message was buffered, even if no matching receive has been executed by the receiver

CPARB

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

143

### Comm. Modes (9/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $\square \! \to$ 

- Blocking and non-blocking communications (2/7)
  - Blocking communications (2/3)
    - · A blocking receive call blocks until the data is fully received
      - This call returns only after the receive buffer actually contains the newly received message
      - A blocking receive can complete before the matching send has completed (because the acknowledge may be delayed for a while during its transmission onto the network)
      - Of course, it can complete only after the matching send has started)

PARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

144

### Comm. Modes (10/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]**→** 

- Blocking and non-blocking communications (3/7)
  - Blocking communications (3/3)
    - In the blocking forms, return from the communication routines implies completion
      - Blocking mode stops the program until the message buffer is safe to use
    - · There is almost no synchronization implied by this
      - Typically, an outgoing message is buffered by the system
      - So the sending task can return from a send call when the receiving task has not started receiving the message, or even posted a corresponding receive

CPARBA-CTR-200-150211-171010-01

ENAC Ré

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

145

### Comm. Modes (11/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Blocking and non-blocking communications (4/7)
  - Non-blocking communications (1/4)
    - Non-blocking communications allow the overlap of computation and communication
      - Typically, large numbers of operations could go on during the time it takes to send a message
    - · A non-blocking point-to-point communication typically has the following form
      - 1. Post the operation and immediately return
      - 2. Do some other local work (such as computations)
      - 3. Probe for completion of the communication

PARBA-CTR-200-150211-171010

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

146

### Comm. Modes (12/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Blocking and non-blocking communications (5/7)
  - Non-blocking communications (2/4)
    - The sender and/or the receiver start the communication which is continued by the OS
      - None of them blocks until the exchange is finished
      - According to them, they can be signalled about the end of the communication operation or check by themselves if it is the case or not

ARBA-CTR-200-150211-171010-01

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

147

### Comm. Modes (13/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Blocking and non-blocking communications (6/7)
  - Non-blocking communications (3/4)
    - Non-blocking refers only to whether the data buffer is available for reuse after the call or not
    - A non-blocking send or receive call initiates the operation but does not complete it
      - The send call will <u>return</u> before the message was copied out of the send buffer
      - The receive call will <u>return</u> before the message is fully stored into the receive buffer
      - A separate test to know if the operation has successfully completed is needed to
        effectively complete the communication (i.e., to verify that the data has been
        copied out of the send buffer or received into the receive buffer)

CPARBA-CTR-2

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

148

### Comm. Modes (14/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Blocking and non-blocking communications (7/7)
  - Non-blocking communications (4/4)
    - A non-blocking synchronous send may complete, if matched by a non-blocking receive, before the test to know if the receive has successfully completed occurs
      - It can complete as soon as the sender knows the transfer will complete, but before the receiver knows the transfer will complete

PARBA:CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

149

### Comm. Modes (15/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Discussion (1/9)
  - Synchronous and asynchronous communications (read and receive operations as well) can be either blocking or nonblocking communications
  - Blocking means that the routines only return once the communication has completed
    - This is a non-local condition
      - I.e., it might depend on the state of other tasks
  - If both sends and receives are blocking operations then the use of the synchronous mode provides synchronous communication semantics
    - A communication does not complete at either end before both tasks rendezvous at the communication

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

150

### Comm. Modes (16/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Discussion (2/9)
  - Non-blocking communication is analogous to a form of delegation
  - A non-blocking send is not necessarily asynchronous
  - Non-blocking asynchronous send has no advantage over blocking asynchronous send
  - Non-blocking send operations can be matched with blocking receive operations, and vice-versa
  - A non-blocking send will return as soon as possible, whereas a blocking send will return after the data has been copied out of the sender memory

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

151

### Comm. Modes (17/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

[]→

- Discussion (3/9)
  - If a task executing a blocking synchronous send is "ahead" of the task executing the matching receive, then it will be idle until the receiving task catches up
  - Similarly, if the sending task is executing a non-blocking synchronous send, the completion test will not succeed until the receiving task catches up
  - Message buffering can be expensive, as it entails additional memory-to-memory copying and it requires the allocation of memory for buffering

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

152

### Comm. Modes (18/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $\square \! \to \!$ 

- Discussion (4/9)
  - Synchronous mode can therefore be slower than asynchronous mode
    - Synchronous mode is however a safer method of communication
      - The communication network can never become overloaded with undeliverable messages
    - It has the advantage over asynchronous mode of being more predictable
      - A synchronous send always synchronizes the sender and the receiver, whereas an asynchronous send may or may not do so
      - This makes the behaviour of a program more deterministic

2PARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

153

### Comm. Modes (19/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Discussion (5/9)
  - Synchronous communications
    - · Advantages
      - Safest
      - Portable
      - Send and receive operations order is not critical
      - The amount of buffer space is irrelevant
    - Disadvantages
      - Can incur substantial synchronization overhead

ARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

154

### Comm. Modes (20/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Discussion (6/9)
  - Asynchronous communications
    - Advantages
      - Decouples the send operation from the receive operation
      - An asynchronous send operation guarantees to complete immediately, copying the message to a system buffer for later transmission if necessary
      - No synchronization overhead on the send operation
      - The order of send and receive operations is irrelevant
    - Disadvantages
      - Additional system overhead incurred by copying to buffer

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

155

## Comm. Modes (21/26)

 $Introduction \mid Architectures \mid Interconnexion \mid \underline{Programmation \ MPI} \mid Conclusion$ 

- Discussion (7/9)
  - Blocking communications
    - Advantages
      - Jointly used with synchronous mode, insure task synchronization
    - Disadvantages
      - Computation and communication cannot overlap

ARBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

156

### Comm. Modes (22/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Discussion (8/9)
  - Non-blocking communications (1/2)
    - · Advantages
      - Non-blocking mode separates communication from computation
      - Avoid deadlocks
      - Decrease synchronization overhead
      - On the non-blocking receive part of the communication, it may avoid system buffering and memory-to-memory copying (as information is provided early on the location of the receive buffer)
      - The completion of a send operation may be delayed for asynchronous mode, and must be delayed for synchronous mode, until a matching receive is posted. The use of non-blocking sends in these two cases allows the sender to proceed ahead of the receiver, so that the computation is more tolerant of fluctuations in the speeds of the two tasks

ARBA-CTR-200-150211-171010-

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

157

## Comm. Modes (23/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Discussion (9/9)
  - Non-blocking communications (2/2)
    - Disadvantages
      - Sometimes, communication completions are uneasy to manage
    - It is best to post non-blocking sends and receives as early as possible, and to do waits as late as possible
      - This way, the program spends as few time as possible in a idle state
      - Computations can overlap as much as possible communications

PARBA-CTR-200-150211-171010

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

158

### Comm. Modes (24/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Case studies (1/3)
  - Blocking synchronous send





### Comm. Modes (26/26)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Case studies (3/3)
  - Non-blocking asynchronous send (and non-blocking receive)



### Synchronisations (1/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

Dépendance de données (1/2)

(data dependency)

- Une dépendance existe entre les opérations d'un programme si changer leur ordre d'exécution affecte le résultat du programme
- Une dépendance de données existe lorsque plusieurs tâches ont à manipuler une information physiquement localisée au même endroit
- → Nécessite la synchronisation des traitements interdépendants

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

162



### Synchronisations (3/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### Types de synchronisations (1/4)

- Barrière de synchronisation (1/2)
  - · Point de rendez-vous
    - Toutes les tâches participant à une même opération vont s'y attendre mutuellement
  - On ne franchit pas cette « barrière » tant que toutes les tâches impliquées ne l'ont pas atteinte
    - Les tâches sont bloquées en attendant que les autres tâches aient atteint ce point de synchronisation fort
  - Lorsque le point de rencontre est atteint par toutes les tâches, elles sont toutes débloquées
    - Elles continuent alors leur travail individuel indépendamment les unes des autres
    - Ou une partie commune (séquentielle et centralisée) est mise en œuvre avant que chacune ne poursuive son activité

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

164

# Synchronisations (4/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Types de synchronisations (2/4)
  - Barrière de synchronisation (2/2)



Notes:

165

### Synchronisations (5/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $[] \rightarrow$ 

#### Types de synchronisations (3/4)

#### - Spinlock

- Abstraction logique sous la forme d'une structure de données particulière utilisée pour réaliser une synchronisation répartie
- · Similaire à un mutex
- Mais nécessite l'existence d'un mécanisme matériel réalisant une opération « test and set » atomique
- → La tâche n'est alors pas bloquée durant sa tentative pour obtenir une ressource et reste dans un état d'attente active

> Extrait de Putting multicore processing in context: Part Two, Brian T., EETimes, Mars 2006.

- · Bonnes pratiques de l'usage des spinlocks
  - Réduire la fréquence de verrouillage qu'il est possible d'obtenir
  - Verrouiller uniquement l'accès à la ressource, et non pas la routine entière
  - Utiliser plusieurs verrous pour accéder à des sections différentes de structures de données volumineuses
  - Aucune activité potentiellement bloquante (ex. : E/S synchrones) après le verrouillage d'un spinlock et ce jusqu'à son relâchement
  - Réaliser de multiples accès à une même donnée en ne la verrouillant qu'une seule et unique fois (éviter un nouveau verrouillage à chaque accès consécutif)
  - En vue de l'obtention de plusieurs verrous, obtenir le verrou le plus demandé pour la ressource la plus sollicitée en dernier

ENAC

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

166

## Synchronisations (6/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

 $[] \rightarrow$ 

- Types de synchronisations (4/4)
  - Communications synchrones

➤ Se reporter aux modes de communication

Verrou et sémaphore répartis

▶ Non traités dans ce cours

ARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

167

### Synchronisations (7/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

#### Surcoût dû aux synchronisations

(synchronization overhead)

- Fait référence aux phases d'attente et de communication entre tâches interdépendantes attendant des résultats partiels en provenance d'autres tâches afin de continuer leur exécution
  - A proprement parler, le surcoût dû aux synchronisations n'est pas le temps d'attente sur un sémaphore, un mutex ou un *spinlock* afin d'acquérir une ressource, mais celui causé par une tâche qui ne peut pas continuer son exécution tant qu'un résultat intermédiaire ne lui est pas fourni par une autre tâche

ARBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

168

### Synchronisations (8/8)

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

- Situation de concurrence (race condition)
  - Apparaît lorsque deux tâches, ou plus, réalisent une opération dont le résultat dépend de facteurs temporels imprévisibles
- Partage de ressources (resource sharing)
  - Une situation de concurrence peut apparaître lorsque l'accès, de la part de plusieurs tâches, à une ressource partagée n'est pas correctement synchronisé
    - Une solution est de permettre aux tâches d'obtenir un verrou sur la ressource

ARBA-CTR-200-150211-171010-0

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

169



### Le mot de la fin

Introduction | Architectures | Interconnexion | Programmation MPI | Conclusion

Pour paraphraser Clay Breshears

dans son introduction au chapitre 4 de son livre *The Art of Concurrency* 

Les programmations parallèle et répartie sont encore plus un art qu'une science

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

171

















| Acronymes   Glossaire   Bibliographie   Sites Web  - MFLOPS Million of Floating-Point Operation Per Second - MIPS Million of Instructions Per Second - MMU Memory Management Unit - MPMD Multiple Program Multiple Data - MSC Message Sequence Chart | M                                                 |                     |                                                                                                |   |  |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------|---------------------|------------------------------------------------------------------------------------------------|---|--|
| <ul> <li>MIPS Million of Instructions Per Second</li> <li>MMU Memory Management Unit</li> <li>MPMD Multiple Program Multiple Data</li> <li>MSC Message Sequence Chart</li> </ul>                                                                     | Acronymes   Glossaire   Bibliographie   Sites Web |                     |                                                                                                |   |  |
|                                                                                                                                                                                                                                                      | -  <br>-  <br>-                                   | MIPS<br>MMU<br>MPMD | Million of Instructions Per Second<br>Memory Management Unit<br>Multiple Program Multiple Data | i |  |
|                                                                                                                                                                                                                                                      | Rémi Couc                                         | 180                 |                                                                                                |   |  |



|                              | Ο                                                                                             |     |
|------------------------------|-----------------------------------------------------------------------------------------------|-----|
| Acronymes   Glossa           | ire   Bibliographie   Sites Web                                                               |     |
| – OS<br>– OSE<br>– OSI       | Operating System Open System Environment Open Software Foundation Open System Interconnection |     |
| CYWGAC CTRADO SIGNI 47100 01 |                                                                                               |     |
| Rémi Coudarcher   C          | Calcul parallèle. Techniques de base   octobre 17                                             | 182 |

| nanimas I Classica I Biblios    | ionhia I Citas Wah                  |  |
|---------------------------------|-------------------------------------|--|
| cronymes   Glossaire   Bibliogr | aprile   Sites vveb                 |  |
| – PC                            | Personal Computer                   |  |
| - PCB                           | Process Control Block               |  |
| <ul><li>POSIX</li></ul>         | Portable Operating System Interface |  |
| - PSD                           | Program Structure Diagram           |  |
|                                 |                                     |  |
|                                 |                                     |  |
|                                 |                                     |  |
|                                 |                                     |  |
|                                 |                                     |  |
|                                 |                                     |  |
|                                 |                                     |  |
|                                 |                                     |  |
|                                 |                                     |  |
|                                 |                                     |  |
|                                 |                                     |  |

|                                 |                                          | R                                                                                                                 |     |
|---------------------------------|------------------------------------------|-------------------------------------------------------------------------------------------------------------------|-----|
| Acronyme                        | s   Glossaire   Bibliographie            | Sites Web                                                                                                         |     |
| -<br>-<br>-<br>-                | RAM<br>RISC<br>RFC<br>ROM<br>RPC         | Random Access Memory Reduced Instruction Set Computer Request For Comments Read Only Memory Remote Procedure Call |     |
| CPARRA-CTR-200-150211-771010-01 |                                          |                                                                                                                   |     |
| Rémi                            | Coudarcher   Calcul parallèle. Technique | es de base   octobre 17                                                                                           | 184 |

|                                        | S                                                                                                                                                                    |     |
|----------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|
| Acronymes   Glossaire   Bibliogra      | aphie   Sites Web                                                                                                                                                    |     |
| - SCO - SDL - SMP - SPMD - SRT - STD   | Santa Cruz Operations Specification and Description Language Symmetric Multi-Processing Single Program Multiple Data Shortest Response Time State Transition Diagram |     |
| CINERACTIR 200 SIGN1 17 TO TO          |                                                                                                                                                                      |     |
| Rémi Coudarcher   Calcul parallèle. Te | chniques de base   octobre 17                                                                                                                                        | 185 |









## **Glossaire**

Acronymes | Glossaire | Bibliographie | Sites Web

Glossary (22)

From Software Engineering for Real-Time Systems, R. Coudarcher, Lecture of the Specialized Master "Cooperative Avionics", ENAC, release: SERTS-110-061130-080922-01, p. 248–267, November 2008.

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

190

Acronymes | Glossaire | Bibliographie | Sites Web

- Asynchronous cancelability
  - Thread's ability to receive a cancellation request at any time (and not only at cancellation points)
- Asynchronous signal
  - Signal that is the result of an event that is external to the process and is delivered at any point in a thread's execution when such an event occurs

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# C(1/3)

Acronymes | Glossaire | Bibliographie | Sites Web

#### Cancel

 Mechanism by which one thread requests termination of another thread (or itself)

### Cancellable routine

- Routine in which a cancel may be delivered

## Cancellation point

 Specific routine (usually belonging to a thread library) that, when called, can determine whether a cancel is pending, and if so, can deliver the cancel

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

192

# C(2/3)

Acronymes | Glossaire | Bibliographie | Sites Web

#### Cluster

- "Virtual" parallel machine designed from common and standard elements, generally at low cost
  - PCs or workstations
  - Communication networks such as Ethernet
  - Standard communication protocols
  - · Operating systems such as UNIX, Linux or Windows

#### Computing node

- Dedicated circuit, processor or machine, autonomous, able to process data
- Interconnected by a communication network to other nodes in order to make parallel processing

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17



Acronymes | Glossaire | Bibliographie | Sites Web

#### Condition variable

 Object that allows a thread to block its own execution until some shared data reaches a particular state

MANY INCOME BUSINESS OF THE SOURCE

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

194

## D

Acronymes | Glossaire | Bibliographie | Sites Web

## Dispatching

- The dispatcher starts and stops the tasks, *i.e.*, it implements the schedule
  - To be strict, the distinction between scheduling and dispatching has to be made, with dispatching being the simplest of the two operations

## Dynamic memory

 Memory that is allocated by the programme as a result of a call to some memory management function, and that is referenced through pointer variables

RBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## E

Acronymes | Glossaire | Bibliographie | Sites Web

## · Embarrassingly parallel

- Describes a problem that is parallelizable in a manner so clear and simple as its implementation is immediate
- Its parallelization generally presents only a very limited or no overhead

### Exception

- Object that describes an error condition
- · Exception scope
  - Block of code where exceptions are handled

RBA-CTR-200-150211-17

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

196

## G

Acronymes | Glossaire | Bibliographie | Sites Web

#### Grain

- Qualitative measurement of ratio calculations and communications
  - · Coarse grain

Treatments are relatively longs between two communications (parallelization in the form of processes or full applications communicating with each other)

• Fine grain

Treatments are relatively shorts between two communications (parallelization in the form of threads or at instruction level)

M-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17





# M(2/2)

Acronymes | Glossaire | Bibliographie | Sites Web

## · Multithreaded programming

Division of a programme into multiple threads that execute concurrently

#### Mutex

- Meaning: MUTual EXclusion
- Is an object that multiple threads use to ensure the integrity of a shared resource (most commonly shared data) that they access by allowing only one thread to access it at a time

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

200

## N

Acronymes | Glossaire | Bibliographie | Sites Web

#### Non recursive mutex

- Mutex that can be locked exactly once by a thread
- If a thread tries to lock the non recursive mutex again without first unlocking it, the thread receives an error instead of deadlocking

## • NP-complete

 The complexity of the problem increases exponentially with the number of constraints involved

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# P (1/2)

Acronymes | Glossaire | Bibliographie | Sites Web

#### · Parallel overhead

- Time spent into task coordination
  - And during which no actual processing work is done
- Origins
  - · Start up time and stop time of a task
  - · Synchronization operations
  - Data communications
  - Operations added by compilers, libraries, operating systems, etc., to manage the parallelism

#### Predicate

- Boolean expression that defines a particular state of shared data
- Threads wait on a condition variable for shared data to enter the defined state

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

202

# P (2/2)

Acronymes | Glossaire | Bibliographie | Sites Web

## Pre-emption

- OS' ability to replace the running task by the next-to-run (i.e. ready) task
- With a non pre-emptive OS, tasks run to completion

## Priority inversion

 Occurs when interaction among three or more threads blocks the highest-priority thread from executing until after the lowest priority thread can execute

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## R

Acronymes | Glossaire | Bibliographie | Sites Web

#### Recursive mutex

- Mutex that can be locked more than once by a given thread without causing a deadlock
- The thread must unlock the recursive mutex the same number of times that it locked the recursive mutex before another thread can lock the mutex

## Répartition de charge (load balancing)

 Distribution de la charge de travail entre plusieurs nœuds de calcul pour équilibrer la charge totale à tout instant

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

204

# S (1/5)

Acronymes | Glossaire | Bibliographie | Sites Web

## Scalability

- Ability of a hardware or software system to improve its performance in proportion to the number of processors used
- Contributing factors
  - Bandwidth of the communication medium with memory
  - Communication network between the computing nodes
  - · Algorithm choices
  - · Overhead factor reduction

## Scheduling

- Determining the order and the timing (i.e., the "schedule") with which tasks should be run
  - To be strict, the distinction between scheduling and dispatching has to be made, with dispatching being the simplest of the two operations

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# S (2/5)

Acronymes | Glossaire | Bibliographie | Sites Web

## Scheduling policy attribute

 Attribute that describes how the thread is scheduled for execution relative to the other threads in the programme

#### Scheduling precedence

- The set of specifications of threads and the scheduling algorithm that, in combination, determine which thread will be allowed to run when a scheduling decision is made
- Scheduling decisions are made when a thread becomes ready to run (for example, when a mutex on which it was waiting is unlocked or a condition variable on which it was waiting is signalled or broadcast), or when a thread is blocked (for example, when it attempts to lock a locked mutex, or when it waits on a condition variable)

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

206

# S (3/5)

Acronymes | Glossaire | Bibliographie | Sites Web

## Scheduling priority attribute

- Attribute that specifies the execution priority of a thread, expressed relative to other threads in the same policy
- Scope
  - Areas of a programme where code can access memory

## • SMP (Symmetric Multi-Processing)

 Parallel architecture with identical processors sharing a common memory and common access to all resources

## Software interrupt handler

 A routine that is executed in response to an interrupt generated by the operating system or equivalent support software

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## S (4/5)

Acronymes | Glossaire | Bibliographie | Sites Web

#### Speedup

- Very commonly used indicator to reflect the performance of a parallelization
- The acceleration produced (and measured) of the speed of execution of a program as it is parallel compared to its sequential form is given by the ratio:

Sequential completion time
Parallel completion time

#### Stack memory

 Memory that is allocated from a thread's stack area at run time by code generated by the language compiler, generally when a routine is initially called

## Static memory

 Any variable that is permanently allocated at a particular address for the life of the programme

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

208

# S (5/5)

Acronymes | Glossaire | Bibliographie | Sites Web

## Synchronous signal

 Signal that is the result of an event that occurs inside a process and is delivered synchronously with respect to that event

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## T (1/2)

Acronymes | Glossaire | Bibliographie | Sites Web

#### Task

- Autonomous section of a processing
- Process or thread

#### Thread

- Single, sequential flow of control within a program
- Within a single thread, there is a single point of execution

#### Thread-reentrant

 Routine that functions normally despite being called simultaneously or sequentially in different threads

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

210

# T (2/2)

Acronymes | Glossaire | Bibliographie | Sites Web

#### · Thread-safe

 Routine that can be called simultaneously from multiple threads without risk of corruption

## Thread-specific data

 User-specified fields of arbitrary data that can be added to a thread's context

## • Time-sharing or Time-slicing

 Mechanism that ensures that every thread is allowed time to execute by pre-empting running threads at fixed intervals

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# **BIBLIOGRAPHIE**

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

212

# Bibliographie (1/6)

Acronymes | Glossaire | Bibliographie | Sites Web

 A 6-Regular Torus Graph Family with Applications to Cellular and Interconnection Networks

Iridon M. and Matula D. W., Journal of Graph Algorithms and Applications, Vol. 6(4), p. 373-404, 2002.

- A Survey of Parallel Computer Architectures
  - Duncan R., Survey and Tutorial Series, Computer, IEEE, p. 5-16, February 1990.
- A Taxonomy for Computer Architectures

Skillicorn D. B., Computer, IEEE, Vol. 21(11), p. 46-57, November 1988.

Attack the Parallel Worlds of Parallel Programming

Stewart D., Embedded Systems Design, June 2008.

- · Cache Coherence
  - Torrellas J., Course CS533, 2003.
- Cache Coherence Techniques for Multicore Processors

Marty M. R., Ph.D. Dissertation in Computer Sciences, University of Wisconsin, Madison, 2008.

- CERN Courier
  - CERN, Vol. 51(8), p. 7, IOP Publishing Ltd., octobre 2011.

Communications dans les réseaux de processeurs

de Rumeur J., Preface from Quinton P., Coll. ERI, Masson, Paris, September 1994.

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## Bibliographie (2/6)

Acronymes | Glossaire | Bibliographie | Sites Web

Communicating Sequential Processes

Hoare T., 1985.

Cooperating Sequential Processes

Dijkstra E. W., 1965.

Data Structures in the Multicore Age

Shavit N., Communications of the ACM, Vol. 54(3), p. 76-84, March 2011.

DEC OSF/1 Network Programmer's Guide

Digital Equipment Corp., Part Number: AA-PS2WC-TE, August 1994.

DEC OSF/1 Programming with ONC RPC

Digital Equipment Corp., Part Number: AA-QOR5A-TE, February 1994.

· Designing and building parallel programs

Foster I., Addison-Wesley, 1995.

· Distributed Operating Systems

Tannenbaum A. S., Prentice Hall, 1995.

· Embedded Multiprocessors: Scheduling and Synchronization

Sriram S. and Bhattacharyya S. S., Marcel Dekker, New York, 2000.

Graphes, algorithmes, logiciels

Minoux M. and Bartnik G., Dunod informatique, Bordas, Paris, November 1986.

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

214

# Bibliographie (3/6)

Acronymes | Glossaire | Bibliographie | Sites Web

Implementing Remote Procedure Calls

Birell A. D. and Nelson B. J., ACM Transactions on Computer Systems, vol. 2(1), p. 39-59, February 1984.

 Introduction aux algorithmes et architectures parallèles : grilles, arbres et hypercubes

Leighton F. T., Traduction de Fraigniaud P. et Fleury E., International Thomson Publishing, Vuibert, January 1998.

La communication sous UNIX

Rifflet J.-M., Mc Graw-Hill, 1990.

Le calcul haute-performance

La Recherche, Supplement #393, January 2006.

Les réseaux

Pujolle G., Eyrolles.

· Les superordinateurs dans le secteur aérospatial français

Karadimas G., Nouvelle revue aéronautique et astronautique,  $n^\circ$  2, June 1994.

· Lightweight Remote Procedure Call

Bershad B. N. et al., ACM Transactions on Computer Systems, vol. 8(1), p. 37–55, February 1990.

Linearly Extendible ARM (LEA) – A Constant Degree Topology for Designing Scalable and Cost Effective Interconnection Networks

Alam J., Kumar R. and Khan Z., Ubiquitous Computing and Communication Journal, Vol. 5(2), June 2010.

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## Bibliographie (4/6)

Acronymes | Glossaire | Bibliographie | Sites Web

L'ordinateur et le cerveau

Von Neumann J., Coll. Champs, Flammarion, janvier 1996.

- Mathematical theory of connecting networks and telephone traffic Benes V. E., Vol. 17, Elsevier, 1965.
- Organisation et conception des ordinateurs. L'interface matériel/logiciel
   Patterson D. and Hennessy J., Chapter 7 La hiérarchie des mémoires, p. 458–539,
   Dunod, Paris, 1994.
- Organisation et conception des ordinateurs. L'interface matériel/logiciel
   Patterson D. and Hennessy J., Chapter 9 Les machines parallèles, p. 604–660,
   Dunod, Paris, 1994.
- Parallel Programming: An Axiomatic Approach
   A B LNICC Large and University and University

Hoare C. A. R., LNCS Language Hierarchies and Interfaces, Vol. 46, Chapter 1: Concurrency, p. 11-42, Springer-Verlag, 1976.

Patterns for Parallel Programming

Mattson T. G., Sanders B. A. and Massingill B. L., Software Patterns Series, Addison-Wesley Professional, 2004.

- Putting multicore processing in context: Part One Brian T., EETimes, January 2006.
- Putting multicore processing in context: Part Two
   Prior T. FFTimes March 2006

Brian T., EETimes, March 2006.

Resources, Concurrency and Local Reasoning

O'Hearn P. W., Queen Mary, University of London, 2005.

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

216

# Bibliographie (5/6)

Acronymes | Glossaire | Bibliographie | Sites Web

Sequencing Tasks in Multiprocess Systems to Avoid Deadlocks

Shoshani A. and Coffman E. G., Proceedings of the 11th Annual Symposium on Switching and Automata Theory SWAT'70, IEEE Computer Society, Washington DC, USA, 1970.

- Software Techniques for Shared-Cache Multi-Core Systems
  Tian T. and Shih C.-P., Intel Software Network, October 2011.
- Symmetry and Similarity in Distributed Systems

Johnson R. E. & Schneider F. B., Proc. 4th ACM Symposium on Principles of Distributed Computing, p. 13-22, 1985.

Systolic Arrays Processors

McCanny J., McWhirter J. & Swartzlander E., Prentice Hall International Ltd., Hertfordshire, 1989.

• The Art of Concurrency

Breshears C., O'Reilly Media Inc., May 2009.

 The Performance and Scalability of Distributed Shared Memory Cache Coherence Protocols

Heinrich M. A., Ph.D. Dissertation, Computer Systems Laboratory, Stanford University, October 1998.

The Synchronous Languages Twelve Years Later

Benveniste A. et Coll., Proceedings of the IEEE, 2003.

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# Bibliographie (6/6)

Acronymes | Glossaire | Bibliographie | Sites Web

- The World Wide Web. Everything you (n)ever wanted to know about its servers Vass J. et al., IEEE Potentials, p. 33-37, October/November 1998.
- Théorie des réseaux (graphes)

Kuntzmann J., Dunod, Paris, 1972.

Thinking and Programming in Parallel

Metaxas P. T., CS331 Class notes, Computer Science Department, Wellesley College, Wellesley, MA, USA, Edition 0.81, 1997.

 Topological Properties of Hierarchical Interconnection Networks: A Review and Comparison

Abd-El-Barr M. and Al-Somani T. F., Journal of Electrical and Computer Engineering, Vol. 2011, Art. ID 189434, Hindawi Publishing Corp., 2011.

 Validity of the single processor approach to achieving large scale computing capabilities

Amdahl G. M., Proc. AFIPS Spring Joint Computer Conf. 30 p. 483–485, Atlantic City, N. J., April 1967.

Very High Speed Computing Systems

Flynn M., Proc. of the IEEE, Vol. 54, p. 1901-1909, 1966.

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

218

## **SITES WEB**

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## Sites Web (1/4)

Acronymes | Glossaire | Bibliographie | Sites Web

#### **Foundations**

The Importance of Data Locality in Distributed Computing Applications

Szalay et al.

http://pcbunn.cacr.caltech.edu/Workflows-NSF-Szalay.htm

#### **History of Parallel Computing**

Historical development of parallel systems

Nucciarone J., Introduction to Computational Science Tools, Penn State Computational Science Faculty, 2008 Fall Seminar Series

http://www.csci.psu.edu/seminars/fallnotes/historyHPC.pdf

The History of the Development of Parallel Computing

Wilson G., October 1994.

http://parallel.ru/history/wilson\_history.html

#### <u>Internet</u>

La création d'ARPANET et son évolution vers l'Internet

ISOC - Internet SOCiety

http://www.isoc.org/internet/history

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

220

# Sites Web (2/4)

Acronymes | Glossaire | Bibliographie | Sites Web

#### **Miscellaneous**

Does the Concurrency Development is green?

Vernié E., Microsoft France, MSDN, February 2009.

http://blogs.msdn.com/devpara/archive/2009/02/16/does-the-concurrency-development-is-

Parallélisme avec la beta 1 de Visual Studio 2010 : mise à l'échelle d'une application

Boucard B., Microsoft France, MSDN, August 2009.

http://msdn.microsoft.com/fr-fr/visualc/dd981007.aspx

**TOP500 Project** 

http://www.top500.org

#### MPI - Message Passing Interface

**Specifications** 

MPI Forum.

http://www-unix.mcs.anl.gov/mpi

The Message Passing Interface (MPI) standard

Math. & Comp. Science Div., Argonne National Lab.

http://www.mcs.anl.gov/research/projects/mpi/index.htm

Rémi Coudarcher | Calcul parallèle, Techniques de base | octobre 17

## Sites Web (3/4)

Acronymes | Glossaire | Bibliographie | Sites Web

#### **Network Programming**

Beej's Guide to Network Programming

http://www.ecst.csuchico.edu/~beej/guide/net

BSD Sockets: A Quick and Dirty Primer

http://world.std.com/~jimf/papers/sockets/sockets.html

RFC1180: A Tutorial to TCP/IP

http://www.faqs.org/rfc/rfc1180.txt

UREC

CNRS.

http://www.urec.cnrs.fr

#### Operating Systems

POSIX

http://www.opengroup.org

ENAC R

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

222

# Sites Web (4/4)

Acronymes | Glossaire | Bibliographie | Sites Web

#### Parallel and Distributed Computing Projects

SETI@home

Berkeley University.

http://setiathome.berkeley.edu

#### Von Neumann Architecture

First Draft of a Report on the EDVAC

Von Neumann J., Moore School of Electrical Engineering, University of Pennsylvania, June 1945. (Reedited by Godfrey M. D., Information Systems Laboratory, Electrical Engineering Department, Stanford University, Stanford, California, November 1992.) http://www.virtualtravelog.net/entries/2003-08-TheFirstDraft.pdf

· John Von Neumann, né Johann von Neumann

Larousse encyclopédique, 2008.

http://www.larousse.fr/encyclopedie/ehm/Von%20Neumann/181003

Von Neumann, l'architecte de l'informatique

M. Q., Les Echos, April 2008.

http://www.lesechos.fr/info/comm/300253961.htm

BA-CTR-200 150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17



| Annexes                                                             |            |  |  |  |
|---------------------------------------------------------------------|------------|--|--|--|
| Task Concepts                                                       | <u>226</u> |  |  |  |
| Data Dependency                                                     | <u>251</u> |  |  |  |
| Multi-threaded Application Design                                   | <u>261</u> |  |  |  |
| • Conception                                                        | <u>277</u> |  |  |  |
| Rémi Coudarcher   Calcul parallèle. Techniques de base   octobre 17 | 225        |  |  |  |

## **Task Concepts**

Task, Process and Thread Concepts (21)

From Software Engineering for Real-Time Systems, R. Coudarcher, Lecture of the Specialized Master "Cooperative Avionics", ENAC, release: SERTS-100-061130-070619-02, p. 20–39, November 2007.

• Threads (2)

Excerpt from Software Engineering for Real-Time Systems, R. Coudarcher, Lecture of the Specialized Master "Cooperative Avionics", ENAC, release: SERTS-100-061130-070619-02, p. 339–340, November 2007.

Task states (1)

Excerpt from Software Engineering for Real-Time Systems, R. Coudarcher, Lecture of the Specialized Master "Cooperative Avionics", ENAC, release: SERTS-100-061130-070619-02, p. 341, November 2007.

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

226

# Process and Thread (1/21)

- Task
  - The task term can be used interchangeably with process or thread (to refer to one or the other)
    - But process cannot stand for thread and thread cannot stand for process as they are different technical entities
  - Task management is a primary job of the OS
    - Task management for an RTOS is a bit more critical than for a general purpose OS
      - If a real-time task is created, it has to get the memory it needs without delay
      - And that memory has to be locked in main memory in order to avoid access latencies due to swapping

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# Process and Thread (2/21)

- Process (1/4)
  - Is an instance of a computer program that is being executed
    - A program itself is just a passive collection of instructions, and therefore just a part of a process
  - Several processes can be associated with the same program
    - · Each would execute independently
  - Basically, a process is an execution path through one or more programs
    - Execution may be interleaved with other processes
    - · The process has an execution state and a dispatching priority

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

228

# Process and Thread (3/21)

- Process (2/4)
  - It consists of the following resources
    - An "image" of the executable machine code associated with a program
    - The memory which contains the executable code, process-specific data (including a call stack to keep track of active subroutines) and a heap holding data generated at run time
    - Operating system descriptors of resources that are allocated to the process, such as file descriptors ("handles")
    - A process state, also called the process context, such as the content of the processor's registers, the physical memory addressing,...

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# Process and Thread (4/21)

- Process (3/4)
  - The OS holds most of the information about active processes in data structures called Process Control Blocks (PCB)
    - Or Task Control Blocks (TCB)
  - Processes can communicate using mechanisms provided by the OS
    - · These mechanisms enable processes to interact in safe and predictable ways

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

230

# Process and Thread (5/21)

- Process (4/4)
  - Single-threaded process model



Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# Process and Thread (6/21)

- Thread (1/8)
  - In computer science, a "thread" is short for a "thread of execution"
  - A thread is an independent flow of control within a process
  - Threads are a way for a programme to split itself into several simultaneously running tasks

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

232

# Process and Thread (7/21)

- Thread (2/8)
  - A thread has:
    - Its own execution state (especially its own program counter (PC) and a copy of the other processor's registers content)
    - Its own execution stack (i.e. stack pointer) and some per-thread static storage for local variables
    - $\bullet\,$  Access to the memory address space and resources of its process
      - It shares global data such as global variables and file descriptors
    - Scheduling properties (such as policy or priority)

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# Process and Thread (8/21)

- Thread (3/8)
  - Threads compared with processes
    - Processes are address space independent tasks, not threads
      - Threads of a process share the same address space, i.e., the process' address space
      - Threads of a process share the process' resources (file handles, sockets, device handles....)
      - A threads only own a stack and a copy of the CPU's registers
    - Processes have a wide state information data structure, not threads
      - Threads of a process share most part of the process' state information
    - Multiple threads of a process share the same program code, OS resources (such as memory and file access) and OS permissions (for file access) as the process they belong to

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

234

## Process and Thread (9/21)

- Thread (4/8)
  - Benefits of threads vs. processes
    - · Less time is needed to create or terminate a thread than a process
      - Because threads inherit of the current process address space
    - Less time is needed to switch between two threads within the same process
      - Partly because the newly created thread uses the current process address space
    - · Less communication overheads are encountered
      - Communicating between the threads of one process is simple because threads share everything and address space in particular. Data produced by one thread are immediately available to all others within the same process
    - Context switching between threads of a process is faster than context switching between different processes

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# Process and Thread (10/21)

- Thread (5/8)
  - A process can have several threads of execution
    - A process with multiple threads is referred to as a multi-threaded process
    - A process that has only one thread is referred to as a single-threaded process
    - Multi-threaded processes have the advantage that they can perform several tasks concurrently without the overhead needed to create a new process and handle synchronised communication between processes
  - Threads can be seen as lightweight processes
    - Their context is smaller than the context of processes
    - Most of the overhead has already been accomplished through the creation of its process

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

236

# Process and Thread (11/21)

- Thread (6/8)
  - Application area
    - Used to express high-level parallelism within a programming language
    - Used to handle slow I/O devices while other threads within a process remain unblocked
    - · Used to perform less important operations in background
    - Used to support time-critical applications (RTA) by speeding up the response time for asynchronous events via signal handling

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17





# Process and Thread (14/21) Task states summary (1/6) Processes and threads go through various task states which determine how the task is handled by the OS kernel One task at a time Running Remi Coudarcher | Calcul parallele. Techniques de base | octobre 17 | 240



#### Process and Thread (16/21) • Task states summary (3/6) Activation of a task • When a task, which have all the resources it needs One task at a time (except the processor), Running is eventually assigned to the processor by the scheduler, its state is set to RUNNING (the processor is then executing the task's **Blocked** Ready instructions) End of I/O · A context switch List of tasks is performed List of tasks Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17 242



# Process and Thread (18/21) - Task states summary (5/6) - I/O operation (end) - When a task has performed an I/O operation, the kernel sets the task state to READY One task at a time Running Running List of tasks Ready Ready Ready Ready Ready



# Process and Thread (20/21)

- Memory space summary (1/2)
  - The memory space allocated to a process holds
    - A stack
      - I.e., local variables, function parameters,...
    - · Static data
      - Data of whom the number and the size/type are known at compile time and which will never change at execution time
      - I.e., global variables
    - Dynamic data
      - Data of whom the number or the size are unknown at compile time and which may change at execution time
      - I.e., runtime allocations
    - · The code (the instruction stream)
    - An execution context (PCB)

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

246

# Process and Thread (21/21) • Memory space summary (2/2) Stack Free memory (heap) Dynamic data Static data Code (shareable) Process Control Block Remi Coudarcher | Calcul parallele. Techniques de base | octobre 17

## Threads (1/2)

- · Benefits of multithreading a code
  - Improve application responsiveness
    - Any program in which activities are not dependant upon each other can be redesigned so that each activity is defined as a thread. In this way each of them is not supposed to wait for others
  - Use multiprocessor architectures more simply
  - Improve programme structure
    - Many programs are more efficiently structured as multiple independent units of execution instead of as a single, monolithic thread. Multithreaded programs can be more adaptive to variations in user demands than single threaded programs
  - Use fewer system resources than using processes
    - Programs that use several processes that access common data through shared memory are applying more than one thread of control. However, each process has a full address space and operating system state. The cost of creating and maintaining this large amount of state information makes each process much more expensive than a thread in both time and space

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

248

# Threads (2/2)

- Implementation of threads can be carried out as
  - A kernel implementation
    - · Where all functionality is part of the OS kernel
    - This type of implementation simplifies control over thread operations and signal handling but adds the overhead of entering and leaving the kernel at each call
  - A library implementation
    - Where all functionality is part of the user program and can be linked in
    - This type of implementation can be more efficient since it does not have to enter the OS kernel but it complicates signal handling and some thread operations
  - A mixture of the above

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## **Task States**

- I/O operation (blocked task)
  - When a task performs an I/O operation, the processor is given to another task until the I/O operation end up
    - · Its state is set to BLOCKED
  - In early systems, tasks would often "poll", or "busy wait", while waiting for requested input (such as disk or keyboard input). During this time, the task was not performing useful work but still maintained complete control of the CPU. With the advent of interrupts and pre-emptive multitasking, these I/O bound tasks could be "blocked", or put on hold, pending the arrival of the necessary data, allowing other tasks to use the CPU. As the arrival of the requested data would generate an interrupt, blocked tasks could be guaranteed a timely return to execution

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

250

## **Data Dependency**

- Notion d'interblocage (7)
- The dependence relation at the loop level (2)

Excerpt from Methodology, Tools and Techniques to Parallelize Large-Scale Applications: A Case Study, Kirkegaard K. J. et al., Intel Technology Journal, Vol. 11(04), p. 323–331, November 2007.

Thread safe application (6)

Excerpt from Methodology, Tools and Techniques to Parallelize Large-Scale Applications: A Case Study, Kirkegaard K. J. et al., Intel Technology Journal, Vol. 11(04), p. 323–331, November 2007.

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## Interblocage (1/7)

- Deadlock
- Condition impliquant
  - Une ou plusieurs tâches
  - Et un ensemble d'une ou plusieurs ressources
- Condition dans laquelle
  - Chacune des tâches est bloquée en attente d'une des ressources
  - Et toutes les ressources sont détenues par les tâches
  - De telle sorte qu'aucune des tâches ne peut poursuivre des traitements

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

252

## Interblocage (2/7)

→ Deux tâches, ou plus, tentent de verrouiller les mêmes sémaphores binaires et se mettent à attendre indéfiniment ceux qu'elles n'ont pu verrouiller les premières

(Si aucun délai d'attente (timeout) n'a été défini)

- Ceci crée un graphe de dépendance cyclique
- Ce scénario simple d'interblocage survient lorsque deux tâches verrouillent deux sémaphores l'un à la suite de l'autre, mais dans un ordre inverse

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## Interblocage (3/7)

#### • Exemple

 Deux threads sont en interblocage lorsque chacun tente de verrouiller un mutex qui est déjà verrouillé par l'autre

(l'introduction de threads et d'objets de synchronisation supplémentaires entraine des configurations d'interblocage encore plus complexes)

NAC Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

254

# Interblocage (4/7)

- Conditions nécessaires et suffisantes (Coffman E. G., 1971)
  - Au nombre de 4
    - · Les ressources ne sont pas partageables
    - Aucune préemption n'est autorisée d'une tâche ayant acquis une ressource
      - Elle doit relâcher volontairement et par elle-même la ressource
    - Une tâche ayant déjà acquis une ressource est en mesure de demander à en acquérir une autre
    - Une référence circulaire existe dans laquelle une tâche est en attente d'une ressource détenue par la suivante dans la chaîne, la dernière tâche attendant une ressource détenue par la première dans la chaîne (condition d'attente circulaire)

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## Interblocage (5/7)

- Les deux principales voies de gestion
  - Prévention
    - Prendre des précautions lors de la conception de l'application
    - Appliquer des contraintes strictes d'usage des ressources partagées
  - Détection et correction à l'exécution
    - Des délais d'attente (timeouts) peuvent être définis lors des tentatives d'accès à des ressources partagées
    - Dans la plupart des cas, les tâches qui resteraient bloquées sont purement et simplement arrêtées

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

256

## Interblocage (6/7)

- Quelques manières simples de réduire les risques d'interblocage (1/2)
  - Lier une ressource partageable virtuelle à une ressource réelle non partageable (par file d'attente par exemple)
  - Forcer les tâches à libérer toutes leurs ressources avant d'en demander une nouvelle
  - Restreindre l'allocation de ressources exclusivement à la phase de démarrage

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

#### Interblocage (7/7)

- Quelques manières simples de réduire les risques d'interblocage (2/2)
  - La condition d'attente circulaire peut être évitée en associant un niveau à chaque ressource et en interdisant à toute tâche qui détient déjà une ressource d'accéder à une autre qui aurait un niveau supérieur
    - Dans ce cas, prendre soin d'associer les valeurs de niveau faible à des ressources très convoitées
    - → Ces règles ne sont pas applicables dans tous les cas, et quand elles le sont, elle peuvent réduire considérablement l'efficacité de l'application

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

258

#### Loop Level (1/2)

- 3 categories
  - 1. If an iteration of a loop writes to a memory location that is later read in another iteration of the loop, we say that the second iteration is flow-dependent on the first iteration
    - Equivalent to Read-After-Write (RAW)
  - 2. If the first iteration reads from a location that is later modified in another iteration of the loop, we say that the second iteration is anti-dependent on the first iteration
    - Equivalent to Write-After-Read (WAR)
  - 3. Two iterations of a loop are output-dependent on each other if both write to the same memory location
    - Equivalent to Write-After-Write (WAW)

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

#### Loop Level (2/2)

- A loop that contains no dependence relations can be parallelized
  - On the other hand, parallelizing a loop that contains any of the 3 possible dependence relations may cause invalid results
    - However, it can be shown that if a loop contains only anti-dependence and outputdependence relations, it can be parallelized with the proper code change
- Data dependence relations are often called hazards or data races

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

260

# Thread Safe App. (1/6)

- For each category of global data, a method for making the data thread safe could be applied
- Global data with dependence relations
  - First, try to rewrite the code to eliminate the data dependence
  - If it is not possible, apply locks to synchronize the access to the global data
- Global data with restricted scope
  - This category consists of global data that could have been declared as constant or as stack variables
  - If it is possible to rewrite global data to be constant or as stack variables they become thread safe automatically

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

26'

# Thread Safe App. (2/6)

- Global data with data dependence relations can be useful categorized into 4 subcategories
  - Synchronized
  - Mutable
  - Persistent
  - Transient

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

262

## Thread Safe App. (3/6)

- Synchronized category
  - Includes the global data that require locks for controlled synchronized accesses
  - It is not possible to privatize such data without extensive changes
  - Ex.: I/O operation, heap allocation management

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## Thread Safe App. (4/6)

- Mutable category
  - Contains the global data that generally are defined before a parallelized loop, but they may be modified by an iteration of the loop
    - Only to be reset to the original value before the next iteration
  - They are privatized by creating a thread-private copy of the data for each of the iterations
    - This has the additional advantage that there is no longer a need to restore values for the next loop iteration, if data were modified
    - Furthermore, this helps improve maintainability of the code by eliminating the code necessary to restore values

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

264

## Thread Safe App. (5/6)

- Persistent category
  - Comprises the global data that are defined and used in each thread but do not have any cross iteration dependence relations
  - The lifetime of such a global data spans the entire thread
    - They are allocated and initialized after thread creation and freed before thread termination

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

# Thread Safe App. (6/6)

- Transient category
  - Consists of the global data that are defined and used only within a certain phase of the threaded region
    - · They are allocated on entry to a phase and freed on exit from that phase
    - In general, the transient state is allocated on the stack and is assigned and accessed through a thread-private pointer

WBA-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

266

## Multithreaded App. Design

 8 Simple Rules for Designing Multithreaded Applications (9)

Excerpts from The Art of Concurrency, Breshears C., Chapter 4, O'Reilly Media Inc., p. 73–80, May 2009.

M-CTR-200-150211-171010-01

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## 8 Simple Rules (1/9)

- Rule 1
   Identify truly independent computations
  - You can't execute anything concurrently unless the operations that would be executed can be run independently of each other

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

268

# 8 Simple Rules (2/9)

- Rule 2
   Implement concurrency at the highest level possible
  - Placing concurrency at he highest possible level around a hotspot is one of the best ways to achieve that all-important coarse-grained division of work to be assigned to threads

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

#### 8 Simple Rules (3/9)

- Rule 3 (1/2)
  - Plan early for scalability to take advantage of increasing numbers of cores
  - Scalability is the measure of an application's ability to handle changes, typically increases, in system resources (e.g., number of cores, memory size, bus speed) or data set sizes
    - In the face of more cores being available, you must write flexible code that can take advantage of different numbers of cores

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

270

## 8 Simple Rules (4/9)

- Rule 3 (2/2)
  - Plan early for scalability to take advantage of increasing numbers of cores
  - Designing and implementing concurrency by data decomposition methods will give you more scalable solutions
    - Task decomposition solutions will suffer from the fact that the number of independent functions or code segments in an application is likely limited and fixed during execution
    - After each independent task has a thread and core to execute on, increasing the number of threads to take advantage of more cores will not increase performance of the application
    - Since data sizes are more likely to increase than the number of independent computations in an application, data decomposition designs will have the best chance for scalability

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

#### 8 Simple Rules (5/9)

- Rule 4
  - Make use of thread-safe libraries wherever possible
  - If your hotspot computations can be executed through a library call, you should strongly consider using an equivalent library function instead of executing handwritten code
    - Even for serial applications, it's never a good idea to "reinvent the wheel" by writing code that performs calculations already encapsulated by optimized library routines
  - Check the library documentation for the thread-safety of any library you are using within concurrent execution
  - Be sure the routines are reentrant
    - If this is not possible, you will need to add synchronization in order to protect access to shared resources

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

272

## 8 Simple Rules (6/9)

- Rule 5
   Use the right threading model
  - If threaded libraries are insufficient to cover all the concurrency of an application and you must employ usercontrolled threads, don't use explicit threads if an implicit threading model (e.g., OpenMP, Intel Threading Building Blocks) has all the functionality you need
    - Explicit threads do allow for finer control of the threading implementation
    - However, they imply much more work and the more complex the implementation, the easier it will be to make a mistake and the harder it will be to maintain such code later

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

#### 8 Simple Rules (7/9)

- Rule 6
  - Never assume a particular order of execution
  - Execution order of threads is nondeterministic
    - · Controlled by the OS scheduler
    - There is no reliable way of predicting the order of threads running from one execution to another, or even which thread will be scheduled to run next
  - Data races are a direct result of this scheduling nondeterminism
    - Code that relies on a particular order of execution among threads that is enforced through nothing more than positive thinking may be plagued by problems such as data races and deadlock

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

274

## 8 Simple Rules (8/9)

- Rule 7
  - Use thread-local storage whenever possible or associate locks to specific data
  - You should actively seek to keep the amount of synchronization to a minimum
    - Synchronization is overhead that does not contribute to the furtherance of the computation, except to guarantee the correct answers are produced from the parallel execution of an application
    - Synchronization is a necessary evil

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## 8 Simple Rules (9/9)

- Rule 8
  - Dare to change the algorithm for a better chance of concurrency
  - If you cannot easily turn a hotspot into threaded code, you should consider using a suboptimal serial algorithm to transform
    - · Rather than the algorithm currently in the code

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

276

# Conception (1/7)

- Lors de la conception d'algorithmes parallèles (1/5)
  - Une grande attention doit être portée à
    - Obtenir un haut niveau de concurrence
    - Tendre vers une évolutivité linéaire
      - Si le nombre de tâches évolue avec la taille du problème, l'algorithme que vous concevez doit être capable de résoudre des problèmes plus grands avec plus de processeurs/cœurs/nœuds
    - Privilégier la localité des données
      - Les algorithmes doivent traiter en priorité des données présentes dans la mémoire localement attachée au processeur sur lequel ils sont exécutés

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## Conception (2/7)

- Lors de la conception d'algorithmes parallèles (2/5)
  - Maximiser l'usage des processeurs
    - · Ils doivent être chargés au maximum de leurs capacités
  - Minimiser les communications
  - Les coûts de communication influencent très fortement les performances parallèles
    - En raison du temps nécessaire pour attendre l'arrivée d'une donnée
    - En raison du fait que, sur certaines machines, il est nécessaire d'interrompre les calculs afin d'envoyer ou de recevoir des données
      - Utiliser moins de messages pour la même quantité de données (réduction du coût fixe d'amorçage d'une communication)
      - Transmettre moins de données (augmentation de la « granularité »)
    - → Le surcoût dû aux communications (*communication overhead*) peut-être réduit, dans certains cas, en dupliquant données comme calculs

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

278

# Conception (3/7)

- Lors de la conception d'algorithmes parallèles (3/5)
  - Décomposition (1/3)
    - Etape (importante, essentielle) de découpage d'un programme en tâches concurrentes individuelles et d'identification des interdépendances entre elles
    - Pour un même problème, on peut, en général, suivre des approches de décomposition différentes
      - Décomposition par tâche (task parallelism)
      - Partition des données à traiter (data parallelism)
      - Suivant le flot de données (data-flow)
         (on se préoccupe dans ce cas de la manière dont les données circulent entre les tâches → les aspects de synchronisation et de communication sont ici mis en lumière)

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

## Conception (4/7)

- Lors de la conception d'algorithmes parallèles (4/5)
  - Décomposition (2/3)
    - · Différentes décompositions offrent différents bénéfices
      - Décomposition en tâches : facilité de programmation
        - » Mais difficilement évolutif puisque le nombre de tâches nécessaire (voire optimal) est, dans la plupart des cas, indépendant des ressources disponibles
      - Partition des données : très bonnes capacités d'évolution en fonction des ressources, prise en compte des questions de performance
      - Flot de données : les dépendances de données (data precedence) sont clairement mises en lumière

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

280

# Conception (5/7)

- Lors de la conception d'algorithmes parallèles (5/5)
  - Décomposition (3/3)
    - Décomposer les calculs et les données en petites unités
      - Une bonne partition permet de regrouper les calculs avec les données qu'ils ont à traiter : principe de localité (locality principle)
      - → Positionner les tâches concurrentes sur des nœuds différents (processeurs/cœurs)
        - » Par mesure d'efficacité
      - $\rightarrow$  Positionner les tâches effectuant des communications volumineuses dans un voisinage proche (dépend de la topologie du réseau d'interconnexion)
        - » Ou sur le même nœud (évaluer le ratio communications/calculs pour prendre la décision)

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

#### Conception (6/7)

• Problème de la localisation (1/2)

(algorithmie répartie)

- La problématique de la localisation est une propriété des systèmes répartis
  - i.e., chaque nœud de traitement est directement relié (en point-à-point) à seulement un nombre fixe et limité d'autres (rarement la totalité des autres nœuds)
  - Par principe de fonctionnement des processeurs actuels, les calculs sont forcément réalisés sur des données localement présentes dans la mémoire attachée au processeur les exécutant
  - Emettre des messages à destination de nœuds de calcul éloignés est coûteux en temps
- Les traitements doivent malgré tout être conçus de manière à ce que des résultats partiels obtenus sur des nœuds différents concourent à produire un résultat d'ensemble cohérent qui réponde au problème
  - Cela notamment en dépit d'une topologie particulière limitant les interconnexions

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

282

## Conception (7/7)

Problème de la localisation (2/2)

(algorithmie répartie)

- Corollaire
  - Les calculs doivent être prévus pour manipuler le plus possible des données locales
  - Les problèmes de « symétrie » des nœuds de calcul doivent être éliminés (symmetrybraking)
    - La plupart des fonctions ne peuvent être calculées de façon répartie par des processeurs « anonymes »
    - Elle implique, par exemple, l'utilisation d'identifiants pour chaque processeur

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

#### Pour contacter l'auteur

#### M. Rémi Coudarcher

Email: Remi.Coudarcher@enac.fr

Tél.: 05.62.17.41.54

Bureau : C123

Département : SINA/INF/SAR

Adresse postale

Ecole nationale de l'aviation civile 7, avenue Edouard-Belin - C.S. 54005 31055 TOULOUSE cedex 4 FRANCE

www.enac.fr

Rémi Coudarcher | Calcul parallèle. Techniques de base | octobre 17

Tome 1 – Notions fondamentales – Transparents du cours – Calcul parallèle. Techniques de base

R. Coudarcher

ENAC Toulouse, 2017 – 2<sup>ème</sup> édition, refondue

Révision : CPARBA-CTR-200-150211-171010-01